
W681513
高举的位时钟的两个连续的下降沿在BCLKT引脚。该帧的长度
同步脉冲可以从帧变化为正帧同步边沿时每125帧,只要
微秒。
过程中的长帧同步模式的数据传输中,发送数据引脚PCMT将
成为低阻抗,当帧同步信号FST为高,或者当8位的数据字是
收发。发送数据引脚PCMT将成为高阻抗,当帧同步
信号FST变少的数据传输或者一半LSB传送。该
内部决策逻辑将确定下一个帧同步是否是长或短的帧同步,基于
在前面的帧同步脉冲。为了避免总线冲突,该PCMT引脚将是高阻抗
以后每隔掉电状态两种帧同步周期。更详细的定时信息中可以找到
接口时序部分。
7.4.2 。短帧同步
该W681513工作在短帧同步模式时,帧同步信号引脚是FST
高为1和位时钟的唯一一个在BCLKT销下降沿。上的下一个上升沿
比特时钟的时, W681513开始计时列于PCMT引脚上的数据,这也将发生变化
从高至低阻抗状态。数据发送管脚PCMT将回到高阻抗
通过国家一半LSB 。该W681513的短帧同步操作是基于一个8位
数据字。当在PCMR销接收数据时,数据被时钟上经过的第一个下降沿
的下降沿,与帧同步信号重合。内部的决策逻辑将确定
是否在下一个帧同步是长或短的帧同步,基于先前的帧同步脉冲。
为了避免总线冲突,该PCMT引脚为高阻抗两帧同步周期后,每
掉电状态。更详细的定时信息,可以在接口定时部分中找到。
7.4.3 。通用电路接口( GCI )
在GCI接口模式时选择BCLKR引脚连接到V
SS
对于两个或更多个帧
同步周期。它可被用作在一个ISDN应用一个2B + D的定时接口。在GCI接口
由4个引脚: FSC ( FST ) , DCL ( BCLKT ) , Dout的( PCMT ) & DIN( PCMR ) 。在FSR引脚选择
通道B1或B2的发送和接收。数据转换发生在数据的正边缘
时钟DCL 。帧同步的上升沿对准数据时钟DCLK的上升沿。
的数据速率运行的位时钟的速度的一半。信道B1和B2被发送
连续。因此,信道B1上的DCL和B2是第16个时钟周期发送
上的DCL的第二16个时钟周期发送。欲了解更多计时信息,请参见时间段。
- 11 -
出版日期: 2005年10月
修订版A11