
W9864G2IH
5.引脚说明
引脚数
24, 25, 26, 27, 60, 61, 62,
63, 64, 65, 66
引脚名称
功能
描述
复用管脚的行和列地址。
行地址: A0 - A10 。列地址: A0 - A7 。
预充电命令时A10采样
确定是否所有银行都必须预充电或
银行通过BS0 , BS1选择。
选择银行时行地址锁存器来激活
时间,或银行在读地址锁存器/写入
时间。
A0A10
地址
22, 23
2, 4, 5, 7, 8, 10, 11, 13, 31,
33, 34, 36, 37, 39, 40, 42,
45, 47, 48, 50, 51, 53, 54,
56, 74, 76, 77, 79, 80, 82,
83, 85
20
BS0 , BS1
BANK SELECT
DQ0DQ31
数据
输入/输出
复用引脚用于数据输出和输入。
CS
芯片选择
禁用或启用命令解码器。当
指令译码器被禁用,新的命令是
忽略与先前操作继续。
指令输入。当在上升采样
时钟RAS , CAS的优势,
WE
定义该操作被执行。
19
RAS
行地址
频闪
18
17
CAS
WE
列地址
简称RAS
频闪
写使能
输入/输出
面膜
时钟输入
简称RAS
输出缓冲器被置于高阻态(有延迟
2 )当DQM采样高的读周期。
在写周期,采样DQM高将阻止
写操作零延迟。
用于采样输入的上升沿系统时钟
时钟的边沿。
CKE控制时钟激活和
失活。当CKE为低,省电
模式,挂起模式,或自刷新模式
输入。
电源输入缓冲器和逻辑电路内
DRAM 。
地进行输入缓冲器和逻辑电路内
DRAM 。
分离式从VDD ,提高DQ
抗干扰能力。
16, 28, 59, 71
DQM0DQM3
68
CLK
67
CKE
时钟使能
1, 15, 29, 43
44, 58, 72, 86
3, 9, 35, 41, 49, 55, 75, 81
6, 12, 32, 38, 46, 52, 78, 84
14, 21, 30, 57, 69, 70, 73
V
DD
V
SS
V
DDQ
V
SSQ
NC
动力
地
电源I / O
卜FF器
地面的I / O分离地从VSS ,提高DQ
卜FF器
抗干扰能力。
无连接无连接。
-5-
出版日期: 2010年3月22日
修订版A04