位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第215页 > XC4008E-4PQ208I > XC4008E-4PQ208I PDF资料 > XC4008E-4PQ208I PDF资料5第21页

R
XC4000E和XC4000X系列现场可编程门阵列
输出多路复用器/ 2输入函数发生器
(仅XC4000X )
如图
图16第21页,
在输出路径
XC4000X IOB包含一个额外的多路复用器不可用
能够在XC4000E IOB 。多路转换器同样可以用来
音响gured作为2输入的函数发生器,实施
通门,与门,或门,或者异或门,与0,1或2个
反向输入。逻辑用于实现这些功能
系统蒸发散中示出的上部的灰色区
图16 。
当CON组fi gured作为多路复用器,该功能允许两个
输出信号,以时间共享相同的输出焊盘; effec-
tively倍增器输出的数量没有要求还
荷兰国际集团更大,更昂贵的包装。
当MUX是CON组fi gured作为2输入函数发生器
器,逻辑可以在IOB本身来实现。 COM的
软硬件就可以为全球早期的缓冲,这种安排可以让
单个信号的非常高速的门控。例如,一
宽的解码器可以在CLB中被实现,并且它的输出
门控与读或写选通驱动用BUFGE
缓冲器,如图
图19 。
关键路径引脚对引脚
这个电路的延迟小于6毫微秒。
如图
图16中的
在IOB输入引脚输出,输出
时钟和时钟使能有不同的延迟和不同
FL exibilities关于极性。此外,输出时钟
源是比其它输入更多的限制。因此,
Xilinx软件不动的逻辑到IOB功能
灰发电机,除非明确指示这样做。
用户可以指定该IOB函数发生器是
使用时,通过将特殊符号库的开始
字母“O ”。例如,一个2输入与门中的IOB功能
化产生被称为OAND2 。用符号输入引脚
为关键路径上的信号标记为“ F”的。该信号是
放置于行针 - 的IOB输入具有最短
延迟的函数发生器。两个例子示于
图20 。
IPAD
BUFGE
F
从
国内
逻辑
OAND2
OPAD
快
X9019
其他IOB选项
有许多在其它可编程选项
XC4000系列IOB 。
上拉和下拉电阻
可编程的上拉和下拉电阻是有用的
搭售未使用的引脚VCC或地以降低功耗
消耗,降低噪声的灵敏度。该CON连接可配置
上拉电阻是拉至Vcc的p沟道晶体管。
该CON连接可配置下拉电阻n沟道晶体管
器,拉至地。
这些电阻的值是50千欧
100 kΩ的。这种高
值,使得它们不适合作为有线和上拉电阻
器。
该上拉电阻的大部分用户可编程的IOB是
在CON组fi guration过程中活跃。看
表22
第58页
对于引脚与上拉前,主动和很好地协同名单
荷兰国际集团CON组fi guration 。
后CON连接配置中,电压等级的未使用的垫片,保税
或未结合,必须是有效的逻辑电平,以降低噪声
灵敏度,避免过大的电流。因此,在默认情况下,
未使用的垫CON组fi gured与内部上拉电阻
TOR活跃。或者,它们可以单独CON连接gured
与下拉电阻,或者作为驱动输出,或将
由外部源驱动。要激活内部
拉时,上拉库组件连接到网
附连到衬垫。要激活内部上拉下来,
的右上方库组件连接到网
附连到衬垫。
独立时钟
提供了用于输入和输出分开的时钟信号
FL IP- FL欢声笑语。该时钟可以独立地反转每个
FL IP- FL的IOB内的运算,生成或者下降沿或利培
荷兰国际集团边沿触发FL IP- FL欢声笑语。时钟输入的每个IOB
是独立的,不同的是在XC4000X ,快速
捕捉锁定股份的IOB的输入与输出时钟引脚。
早期的时钟为的IOB( XC4000X只)
特别早期的时钟可用于IOB的。这些时钟
由同一来源,全球低偏移货源
缓冲器,但分别进行缓冲。他们有较少的负载
,从而减少延迟。早期的时钟可驱动
的IOB输出时钟或IOB输入时钟,或两者兼而有之。该
早期的时钟可以快速捕获输入数据,并快速
时钟到输出上的输出数据。全球早期缓冲区
这些时钟在描述该驱动器
“全球网和
第37页的缓冲区(仅XC4000X ) “ 。
环球置位/复位
由于与CLB寄存器,全球置位/复位信号
( GSR) ,可用于设置或清除输入和输出稳压
存器,根据不同的INIT属性或值prop-
erty 。这两个IP- FL FL OPS可以单独CON连接gured设置
6
图19 :在XC4000X快速引脚至引脚路径
F
OAND2
D0
D1
X6598
OMUX2
O
S0
X6599
图20 :与& MUX的符号, XC4000X IOB
1999年5月14日(版本1.6 )
6-25