位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第0页 > XC4028XL-6PG299M > XC4028XL-6PG299M PDF资料 > XC4028XL-6PG299M PDF资料1第3页

R
XC4000E和XC4000X系列现场可编程门阵列
XC4000E和XC4000X系列
相比, XC4000
读者已经熟悉了XC4000系列Xil-的
INX现场可编程门阵列,主要为特色的新
在XC4000系列器件Tures的都列在此
部分。 XC4000E最大的优点和
XC4000X设备显着增加系统
速度,更大的容量和新的建筑特色,
尤其是选择-RAM存储器。该XC4000X设备
还提供了许多新的路由功能,包括特殊
高速时钟缓冲器,可用于捕获输入
数据以最小的延迟。
任何XC4000E设备pinout-和比特流兼容
与相应的XC4000设备。现有
XC4000比特流可用于编程的XC4000E
装置。然而,由于XC4000E包括了许多新
功能,一个XC4000E比特流不能被装载到
XC4000器件。
XC4000X系列器件比特流不兼容
在XC4000或XC4000E相当于数组大小的设备
家庭。然而,等效阵列尺寸的装置,如
在XC4025 , XC4025E , XC4028EX和XC4028XL ,是
引脚排列兼容。
高达50%的从XC4000值。看
“快速进位逻辑”
第18页
了解更多信息。
选择-RAM存储器:边沿触发,同步的
理性RAM模式
在任何CLB的RAM可以CON组fi gured同步,
边沿触发的,写操作。读操作是不
受此变化的边沿触发写。
双口RAM
一个单独的选项转换成任何CLB的16×2内存成
16X1双口RAM与同步读/写。
每个CLB函数发生器可以CON组fi gured作为
无论是电平敏感(异步)的单口RAM ,
边沿触发(同步)单端口RAM ,边沿触发
复位此输出(同步),双端口RAM ,或组合
逻辑。
CON连接可配置RAM内容
RAM内容现在可以在CON组fi guration时加载,
这样的RAM启动时用户自网络斯内德的数据。
H功能发生器
在目前的XC4000系列器件中,H函数发生器
比原来的XC4000更通用。其输入可以
不仅来自对F和G函数发生器,但
也从四个控制输入线的最多三个。轰
因而函数发生器可以是完全或部分indepen-
凹痕另外两个函数发生器,增加了
该设备的最大容量。
6
在XC4000E和XC4000X改进
增加系统速度
XC4000E和XC4000X器件可以在同步运行
高达80MHz的系统时钟频率和内部perfor-
曼斯可超过150 MHz的。这种增加的性能
比上年家庭从提高两个茎
设备的处理和系统架构。
XC4000
系列器件使用亚微米的多层金属的过程。
此外,许多建筑已改善
制成,如下文所述。
该XC4000XL系列是一款高性能的3.3V系列
基于0.35μ SRAM技术,支持系统
加速到80 MHz 。
IOB时钟使能
这两个IP- FL佛罗里达州中的每个IOB OPS有一个共同的时钟使能
输入,通过CON组fi guration可以激活individ-
ually为输入或输出佛罗里达州的ip-佛罗里达州运或两者。这个时钟
启用的运作完全喜欢上了XC4000欧共体销
CLB 。这一新功能使IOB的用途更加广泛。
避免了需要的时钟门控。
输出驱动器
输出上拉结构默认为一个TTL状
图腾柱。此驱动程序是一个n沟道上拉晶体管,
拉至低于Vcc的电压一个晶体管的阈值,就
像XC4000系列的输出。另外, XC4000
系列设备可以在全球范围内CON组fi gured与CMOS输出
放,与p沟道上拉晶体管拉至Vcc 。另外,
在XC4000系列的CON连接的可配置的上拉电阻是
该拉至Vcc ,而在原稿p沟道晶体管
纳尔XC4000家族是,拉向n沟道晶体管
低于Vcc的电压一个晶体管的阈值。
PCI法规遵从
XC4000系列-2和更快的速度等级完全PCI
兼容的。 XC4000E和XC4000X设备可以用来
实行单芯片的PCI解决方案。
进位逻辑
进位逻辑链的速度增加dramati-
美云。有些参数,如在进位的延迟
通过一个单一的CLB链(T
BYP
) ,已被作为改善
1999年5月14日(版本1.6 )
6-7