
CC2550
位
7
6:4
名字
CHIP_RDYn的
态[2:0 ]
描述
保持高电平,直到功率和晶体已经稳定。应始终使用时要低
SPI接口。
表示当前主状态机模式
价值
000
状态
空闲
描述
空闲状态
(也为一些过渡状态,而不是报道
SETTLING或校准的,由于小的误差)
001
010
011
100
101
110
111
3:0
FIFO_BYTES_AVAILABLE [3 :0]的
未使用
器(Rx)
TX
FSTXON
校准
解决
未使用
( RXFIFO_OVERFLOW )
TXFIFO_UNDERFLOW
不使用时,包括了软件兼容性
同
CC2500
收发器
传输模式
快速TX准备
频率合成器校准运行
PLL的稳定
不使用时,包括了软件兼容性
同
CC2500
收发器
TX FIFO下溢。确认与
SFTX
在TX FIFO中可用字节数。如果FIFO_BYTES_AVAILABLE = 15 ,它
表示15个或更多个字节是可用/空闲。
表15 :状态字节总结
CSn为:
命令选通( S) :
读或写寄存器( S) :
读取或写入连续的寄存器(突发) :
读取或/射频FIFO写N + 1个字节:
组合:
ADDR
频闪
ADDR
频闪
ADDR
频闪
...
ADDR
REG
ADDR
n
REG
数据
数据
n
ADDR
REG
数据
n+1
数据
数据
n+2
ADDR
REG
...
...
数据
数据
n-1
数据
n
字节
字节
ADDR
频闪
ADDR
FIFO
数据
BYTE 0
数据
1个字节
...
数据
...
ADDR
FIFO
数据
BYTE 0
数据
1个字节
数据
2字节
ADDR
REG
数据
ADDR
ADDR
频闪
REG
图7 :注册访问类型
18微控制器接口和引脚配置
在一个典型的系统中,
CC2550
将接口到
微控制器。该微控制器必须是
能够:
节目
CC2550
成不同的模式,
写缓冲数据
通过4线读回的状态信息
SPI总线配置接口( SI ,
所以,
SCLK
和
CSN) 。
18.1配置界面
该微控制器使用了四个I / O引脚的
SPI配置接口( SI ,
SO , SCLK
和
CSN) 。
SPI处于0节中描述
第13页。
18.2一般控制和状态引脚
该
CC2550
具有一个专用配置
针和一个共用引脚,可以输出内部
的状态信息的控制软件是有用的。
这些引脚可用于产生中断
在MCU上。参见第31第30页以上
可以被编程的信号的细节。
专用引脚被称为
GDO0.
共享
销是
SO
引脚SPI接口。该
默认设置
GDO1/SO
是三态输出。
通过选择任何其他的编程
初步数据表(版本1.1 )
SWRS039
第17页51