
ZiLOG公司
Z80180/Z8S180/Z8L180
增强Z180微处理器
CPU控制寄存器
CPU控制寄存器( CCR ) 。
该寄存器控制
基本时钟速率,掉电模式的某些方面,
和输出驱动/低噪音选项(图31) 。
1
CPU控制寄存器( CCR )
D7 D6 D5 D4 D3 D2 D1 D0
时钟分频
0 = XTAL / 2
1 = XTAL / 1
待机/空闲启用
00 =没有备用
01 =空闲休眠后
10 =待机睡眠后
11 =待机睡眠后
64周期退出
(快速恢复)
BREXT
0 =忽略BUSREQ
待机/空闲
1 =待机/空闲退出
在BUSREQ
LNAD / DATA
0 =标准的驱动器
1 = 33 %的驱动器上
A19 - A0 , D7 -D0
LNCPUCTL
0 =标准的驱动器
在CPU 1 = 33 %驱动器
控制信号的
LNIO
0 =标准的驱动器
1 = 33 %的驱动器上
第1组I / O信号
LNPHI
0 =标准的驱动器
1 = 33 %的驱动器上
PHI引脚
图31. CPU控制寄存器( CCR )地址1FH
第7位。
时钟分频选择。如果该位为0 ,因为它是一个再后
置位,该Z80180 / Z8S180 / Z8L180划分的频率
在XTAL引脚( S)两个来获取它的主时钟PHI 。如果这
位被编程为1 ,则部分采用XTAL频率
作为PHI没有分裂。
如果外部振荡器用于分频一种模式中,
在AC字符定的最小脉冲宽度要求
开创性意义必须得到满足。
6位和第3 。
STANDBY /怠速控制。当这些位
都为0 ,一个SLP指令使
Z80180 / Z8S180 / Z8L180进入休眠或系统停止
模式下,根据所述IOSTOP位( ICR5 ) 。
当D6为0和D3是1 ,设置IOSTOP位( ICR5 )
和
EXECUTING
a
SLP
指令
看跌期权
该
Z80180 / Z8S180 / Z8L180进入空闲模式,其中,导通
内部振荡器运行,但其输出被从休息受阻
的部分,其中包括PHI出来。
当D6为1, D3为0 ,设置IOSTOP ( ICR5 )和EX-
ecuting一个SLP指令将器件置于待机
模式,其中,所述片上振荡器停止,并且
部分允许217 ( 128K )时钟周期振荡器台站
当它重新启动bilize 。
当D6和D3的都是1,设置IOSTOP ( ICR5 )和
执行SLP指令使部分进入快速RE-
COVERY待机模式,其中,所述片上振荡器
被停止,并且部分只允许64个时钟周期的
当它重新启动振荡器稳定。
后者部分,暂停和低功耗模式,去
更充分地文士的主题。
第5位BREXT 。
该位控制的能力
Z8S180 / Z8L180兑现待机过程中一个总线请求
模式。如果该位被设置为1,且部分处于待机
模式, BUSREQ是时钟稳定后兑现
定时器超时。
4位LNPHI 。
该位控制的驱动能力
PHI时钟输出。如果该位被设置为1, PHI的时钟输出
将降低到它的驱动能力的33%。
DS971800401
初步
1-35