
ADAU1966
DAC控制寄存器1
地址: 0×07 ,复位: 0×00 ,名称: DAC_CTRL1
表32.位说明DAC_CTRL1
位
7
位名称
BCLK_GEN
设置
描述
DBCLK生成。当PLL被锁定到DLRCLK ,能够运行
该ADAU1966无需外部DBCLK 。
正常操作, DBCLK
内部DBCLK代
DLRCLK模式选择。仅适用于TDM模式。
50 %占空比DLRCLK
脉冲模式
DLRCLK极性。允许信道之间的数据交换。
左/奇数通道DLRCLK低(正常)
左/奇数通道DLRCLK高(倒)
MSB位。
MSB首先DSDATA
LSB首先DSDATA
DBCLK率。每DLRCLK框架DBCLK周期数。仅适用于使用
在主控模式操作产生DBCLK ( SAI_MS = 1 ) 。
每帧32个循环
每帧16周期
DBCLK有效边。调整DBCLK前缘的极性。
锁存器上升沿
锁存下降沿
串行接口硕士学位。无论DLRCLK和DBCLK成为高手的时候
启用。
DLRCLK / DBCLK奴隶
DLRCLK / DBCLK硕士
RESET
0x0
ACCESS
RW
0
1
6
LRCLK_MODE
0
1
5
LRCLK_POL
0
1
4
SAI_MSB
0
1
2
BCLK_RATE
0
1
1
BCLK_EDGE
0
1
0
SAI_MS
0
1
0x0
RW
0x0
RW
0x0
RW
0x0
RW
0x0
RW
0x0
RW
第0版|第31页52