位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第280页 > XCS40-4BG256C > XCS40-4BG256C PDF资料 > XCS40-4BG256C PDF资料1第24页

斯巴达和Spartan- XL FPGA系列数据手册
即使在边界扫描符号被用在一个设计中,所述
输入引脚TMS,TCK和TDI仍然可以用作输入到
被路由到内部逻辑。必须注意不给力
该芯片为不需要的边界扫描状态被不经意
ently采用边界扫描输入模式,以这些引脚。
为了防止这一点的最简单的方法是保持TMS的高,并
然后应用任何信号,希望TDI和TCK 。
避免无意边界扫描
如果TMS或TCK作为用户I / O,必须注意以
确保这些引脚中的至少一个中保持恒定
配置。在一些应用中,可能会出现一种情况
其中, TMS和TCK的配置过程中驱动。这可能
使设备进入边界扫描模式和显示
中断配置过程。
为了防止配置过程中激活边界扫描的,
请执行下列操作:
TMS :高铁将测试访问端口控制器
在一个良性的复位状态。
TCK :铁高或低,不能做这种切换时钟输入。
R
配置状态:
配置状态是提供给
JTAG控制器。
配置禁用:
JTAG端口可以防止
从配置FPGA 。
TCK启动:
TCK现在可以用于时钟的启动
方框除了其他用户时钟。
CCLK释抑:
变化的要求边界
扫描配置或EXTEST被公布之前发行
INIT引脚和CCLK循环。
补发配置:
边界扫描配置即可
重新发行,从一个未完成的企图恢复配置
该设备。
旁路FF :
绕道FF和IOB是莫迪网络版提供
DRCLOCK仅在旁路旁路触发器,和
在EXTEST或者SAMPLE / PRELOAD为IOB寄存器。
掉电(的Spartan- XL系列专用)
所有Spartan / XL设备使用效率段的组合
mented路由和先进的工艺技术,以亲
韦迪所有条件下具有低功耗。在3.3V
的Spartan- XL系列增加了一个专用的有源低掉电
销( PWRDWN ),以减少电源电流降至100
μA
典型的。
该PWRDWN销开出未使用的一个优点
没有5V的斯巴达设备上连接的位置。用户
必须取消选择在组态中"5V容限I / Os"选项
理性选择达到规定的关机电流。
该PWRDWN引脚有一个默认的内部上拉电阻,
使其悬空,如果不使用。
V
CC
要继续在掉电模式下可以提供,
配置数据被保持。当PWRDWN引脚
被拉至低电平,在输入和输出缓冲器都被禁止。该
输入内部强制为逻辑低电平,包括
MODE引脚, DONE , CCLK和TDO ,以及所有内部
上拉电阻器被关断。该程序引脚不
受断电。在GSR网期间被断言
掉电,初始化所有的触发器他们的初创
状态。
PWRDWN具有50 ns的最小脉冲宽度(图
23).
在进入掉电状态下,输入将显示
体健和触发器置位/复位,然后输出被
关闭大约10纳秒后。用户可能更喜欢断言
PWRDWN之前的GTS或GSR信号以影响的顺序
事件。当PWRDWN信号返回高电平时,
输入将首先启用,紧接着的
释放GSR信号初始化触发器。关于10
NS后,输出将被启用。让后50纳秒
PWRDWN使用设备之前发布。
有关边界扫描的详细信息,请参阅
Xilinx的应用笔记, "Boundary
扫描的FPGA器件。
& QUOT ;
边界扫描增强功能(的Spartan- XL系列
只)
的Spartan- XL设备改善边界扫描功能
族体,并表现在以下几个方面:
IDCODE :
IDCODE寄存器的支持。通过使用
IDCODE ,连接到JTAG端口的设备可以
确定的。使用IDCODE的实现选择性CON-
成形依赖于找到的FPGA中。
该IDCODE寄存器有如下的二进制格式:
vvvv的: FFFF : FFFA : AAAA : AAAA : CCCC : CCCC : CCC1
哪里
C =公司代码( 49H为Xilinx )
A =在CLB中的数组维数(从0AH范围为
XCS05XL来代上的XCS40XL )
F =家族码( 02H针对Spartan -XL系列)
V =芯片版本号
表13:
IDCODEs分配到的Spartan- XL FPGA的
FPGA
XCS05XL
XCS10XL
XCS20XL
XCS30XL
XCS40XL
IDCODE
0040A093h
0040E093h
00414093h
00418093h
0041C093h
24
www.xilinx.com
DS060 ( V1.8 ) 2008年6月26日
产品speci fi cation