
R
的Spartan- IIE FPGA系列:DC和开关特性
IOB输入开关特性
(1)
与垫相关的输入延迟指定为LVTTL电平。对于其他标准,调整与价值观的延误
所示
IOB输入延迟调整为不同的标准,第38页。
速度等级
-7
符号
传播延迟
-6
最大
0.8
1.0
1.5
3.0
3.0
3.2
3.2
3.2
3.2
3.5
0.7
-
-
-
-
-
-
-
-
-
-
1.2
8.5
民
0.4
0.5
0.7
1.3
1.3
1.3
1.3
1.3
1.4
1.5
0.1
1.5 / 0
2.9 / 0
2.9 / 0
3.1 / 0
3.1 / 0
3.1 / 0
3.2 / 0
3.5 / 0
0.7 / 0.01
1.0
0.5
3.8
最大
0.8
1.0
1.6
3.1
3.1
3.3
3.3
3.3
3.4
3.7
0.7
-
-
-
-
-
-
-
-
-
-
1.4
9.7
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
描述
垫I输出,无延时
垫I输出,带延时
通过透明锁存器垫输出的智商,
无延迟
通过透明锁存器垫输出的智商,
与延迟
设备
所有
所有
所有
XC2S50E
XC2S100E
XC2S150E
XC2S200E
XC2S300E
XC2S400E
XC2S600E
民
0.4
0.5
0.7
1.3
1.3
1.3
1.3
1.3
1.4
1.5
0.1
1.4 / 0
2.9 / 0
2.9 / 0
3.1 / 0
3.1 / 0
3.1 / 0
3.2 / 0
3.5 / 0
0.7 / 0.01
0.9
0.5
3.8
T
IOPI
T
IOPID
T
IOPLI
T
IOPLID
时序延迟
T
IOCKIQ
T
IOPICK
/ T
IOICKP
时钟CLK输出智商
垫,没有延迟
所有
所有
XC2S50E
XC2S100E
XC2S150E
XC2S200E
XC2S300E
XC2S400E
XC2S600E
建立/保持时间相对于时钟CLK
T
IOPICKD
/ T
IOICKPD
垫,带延时
T
IOICECK
/ T
IOCKICE
ICE输入
置位/复位延迟
所有
所有
所有
所有
T
IOSRCKI
T
IOSRIQ
T
GSRQ
SR输入( IFF ,同步)
SR输入到IQ (异步)
GSR输出智商
注意事项:
为LVTTL 1.输入定时测量1.4V 。对于其他的I / O标准,见下表
延迟测量方法,第41页。
DS077-3 ( V2.3 ) 2008年6月18日
产品speci fi cation
www.xilinx.com
37