
R
的Spartan- IIE FPGA系列:接脚分布表
PQ208管脚引线( XC2S50E , XC2S100E ,
XC2S150E , XC2S200E , XC2S300E )
垫名称
LVDS
异步。
产量
选项
XC2S50E,
200E, 300E
XC2S50E,
200E, 300E
-
-
-
-
-
-
-
-
XC2S50E,
200E, 300E
XC2S50E,
200E, 300E
-
XC2S50E,
200E, 300E
XC2S50E,
200E, 300E
XC2S50E,
100E, 200E,
300E
XC2S50E,
100E, 200E,
300E
-
-
-
XC2S50E,
100E, 200E,
300E
XC2S50E,
100E, 200E,
300E
-
PQ208管脚引线( XC2S50E , XC2S100E ,
XC2S150E , XC2S200E , XC2S300E )
垫名称
LVDS
异步。
产量
选项
-
所有
所有
功能
I / O, VREF
银行1 , L6P
I / O, L6N
I / O
I / O ( DLL ) ,
L5P
GCK2 ,我
GND
VCCO
GCK3 ,我
VCCINT
I / O ( DLL ) ,
L5N
I / O, L4P
I / O, VREF
银行0 , L4N
GND
I / O, L3P
I / O, L3N
I / O, L2P
银行
1
1
1
1
1
-
-
0
-
0
0
0
-
0
0
0
针
P178
P179
P180
P181
P182
P183
P184
P185
P186
P187
P188
P189
P190
P191
P192
P193
V
REF
选项
所有
-
-
-
-
-
-
-
-
-
-
所有
功能
I / O
I / O ,
L0P_YY
I / O, VREF
银行0 ,
L0N_YY
I / O
I / O
I / O
TCK
VCCO
银行
0
0
0
针
P201
P202
P203
V
REF
选项
-
-
所有
0
0
0
-
-
P204
P205
P206
P207
P208
-
-
-
-
-
-
XC2S200E,
300E
-
-
-
PQ208差分时钟引脚
P
时钟
GCK0
GCK1
银行
4
5
1
0
针
P80
P77
P182
P185
名字
GCK0 ,我
GCK1 ,我
GCK2 ,我
GCK3 ,我
针
P81
P75
P181
P187
N
名字
I / O ( DLL ) ,
L31P
I / O ( DLL ) ,
L31N
I / O ( DLL ) ,
L5P
I / O ( DLL ) ,
L5N
-
-
-
-
GCK2
GCK3
I / O, L2N
0
P194
-
VCCINT
VCCO
GND
I / O, L1P
-
-
-
0
P195
P196
P197
P198
-
-
-
-
I / O, L1N
0
P199
XC2S100E,
150E, 200E,
300E
-
www.xilinx.com
65
I / O
0
P200
DS077-4 ( 2.3 ) 2008年6月18日
产品speci fi cation