
的Spartan- IIE FPGA系列:DC和开关特性
R
CCLK
CS
T
SMCSCC
T
SMCCCS
写
T
SMCCW
T
SMWCC
T
SMDCC
DATA [7 :0]的
T
SMCKBY
忙
T
SMCCD
不写
写
不写
写
DS001_20_061200
所有器件
符号
T
SMDCC
/
T
SMCCD
T
SMCSCC
/
T
SMCCCS
T
SMCCW
/
T
SMWCC
T
SMCKBY
F
CC
F
CCNH
CCLK
描述
D0 - D7建立/保持
CS建立时间/保持
写建立时间/保持
BUSY传播延迟
频率
没有握手频率
民
5/1
7/1
7/1
-
-
-
最大
-
-
-
12
66
50
单位
ns
ns
ns
ns
兆赫
兆赫
图26 :
从并行( SelectMAP )模式写时序
CCLK
CS
写
DATA [7 :0]的
忙
退出
DS001_21_032300
图27:
从并行( SelectMAP )模式写入中止波形
50
www.xilinx.com
DS077-3 ( V2.3 ) 2008年6月18日
产品speci fi cation