
四级预置
纹波计数器
的SN54 / 74LS196十进制计数器划分成除以2和二
韦迪逐五节,它们可以被组合到计数要么以BCD ( 8,4 , 2,1)
序列或在双五元模式产生一个占空比为50%的输出。该
SN54 / 74LS197包含分频2和分频八个部分这
可以被组合以形成一个模16的二进制计数器。低功耗肖特基
技术被用于实现70 MHz和功率典型的计数率显示
sipation只有80毫瓦。
这两种电路的类型有主复位( MR)输入,将覆盖所有其他
输入和异步强制所有输出低电平。一个并行加载输入( PL )
覆盖主频操作和异步加载的杆数据
等位基因数据输入( Pn)的入触发器。此预设功能,使电路
可作为可编程计数器。该电路也可以用作4位
闩锁,从并行数据输入加载数据时, PL为低和stor-
荷兰国际集团的数据时, PL为高电平。
SN54/74LS196
SN54/74LS197
四级预置
纹波计数器
小功率肖特基
后缀
陶瓷的
CASE 632-08
14
1
低功耗 - 通常为80毫瓦
高计数率 - 通常为70兆赫
计数模式的选择 - BCD ,双五元,二元
异步可预置
异步主复位
简单的多级级联
输入钳位二极管极限高速终止的影响
连接图DIP
( TOP VIEW )
VCC
14
MR
13
Q3
12
P3
11
P1
10
Q1
9
CP0
8
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
14
1
SUF科幻X
塑料
案例646-06
14
1
后缀
SOIC
案例751A -02
订购信息
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
陶瓷的
塑料
SOIC
1
PL
2
Q2
3
P2
4
P0
5
Q0
6
CP1
7
GND
加载中
(注一)
高
低
1.5 U.L.
1.75 U.L.
0.8 U.L.
0.5 U.L.
0.25 U.L.
0.25 U.L.
5 (2.5) U.L.
8
6
引脚名称
逻辑符号
1
PL
4 10 3 11
P0 P1 P2 P3
CP0
CP1 ( LS196 )
CP1 ( LS197 )
MR
PL
P0–P3
Q0–Q3
时钟(低电平有效边沿)
输入分频两节
时钟(低电平有效边沿)
输入除以五科
时钟(低电平有效边沿)
输入除以八节
主复位(低电平有效)输入
并行加载(低电平有效)输入
数据输入
输出(注B,C )
1.0 U.L.
2.0 U.L.
1.0 U.L.
1.0 U.L.
0.5 U.L.
0.5 U.L.
10 U.L.
CP0
CP1 MR
13
Q0 Q1 Q2 Q3
5
9 2 12
VCC = 14 PIN
= GND引脚7
注意事项:
一。 1 TTL单位负载( U.L. ) = 40μA HIGH / 1.6 mA低。
B 。输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
b.
温度范围。
。除了装载所示, Q0也可以驱动CP1 。
快速和LS TTL数据
5-1