
PI7C8152A & PI7C8152B
双端口PCI至PCI桥接器
超前信息
如何PI7C8152x响应信息到目标终端中写入延迟
交易。
PI7C8152x实现了开始计数,当延迟写入丢弃定时器
完成是在推迟交易完成队列的头。的初始值
该定时器可设定重试计数器寄存器偏移中将78h 。
如果发起丢弃之前不重复延迟写入交易
定时器超时, PI7C8152x从延迟丢弃延迟写入完成
交易完成队列。 PI7C8152x也有条件断言P_SERR_L
(参见6.4节) 。
3.6.4
写事务地址边界
PI7C8152x接受写入数据时施加的内部地址边界。
对准的地址边界是用来防止PI7C8152x继续
在一个设备地址的边界,并提供最高上限交易
潜伏期。 PI7C78152返回一个目标断开的引发剂,当它到达对齐
在所示的条件下地址边界
表3-3 。
表3-3写入事务断开地址边界
交易类型
延迟写入
发表于存储器写
发表于存储器写
发布内存写入和
废止
发布内存写入和
废止
条件
所有
内存写入断开控制
位= 0
(1)
内存写入断开控制
位= 1
(1)
缓存行大小
≠
1, 2, 4, 8, 16
高速缓存行的大小= 1, 2,4, 8
地址对齐边界
一个数据传输后断开连接
4KB对齐的地址边界
在断开缓存行边界
4KB对齐的地址边界
高速缓存行边界,如果贴内存
数据写入FIFO中没有足够的
为下一高速缓冲存储器线的空间
16 DWORD对齐的地址边界
发布存储器写和高速缓存行大小= 16
废止
注: 1 。
内存写入断开控制位为1位的芯片控制寄存器的在偏移40H
CON组fi guration空间。
3.6.5
BUFFERING多写事务
PI7C8152x继续,只要接受贴出存储器写入数据为在空间
数据中发布的写入数据缓冲器的至少一个DWORD仍然存在。如果发布的写入数据
缓冲区填满发起者终止写交易之前, PI7C8152x返回一个目标
断开的发起者。
延迟写事务被接受,只要至少有一个开放条目
延迟事务队列存在。因此,一些发布和延迟写
交易数据可以在数据缓冲器同时存在。参见第5章的相关信息
如何将多个贴和写入延迟交易是有序的。
第22页90
2003年10月16日 - 修订版1.11