
数据表
2002年1月
ORCA
2系列的FPGA
binatorial模式下,查找表可以实现任意四,网络VE- ,
或6输入逻辑功能。在纹波模式下,高
速进位逻辑用于算术函数,该
新乘数功能,或增强数据路径
功能。在存储器模式中, LUT可以用作
16 ×4的读/写或只读存储器(异步
模式或新的同步模式)或一个新的16 ×2
双端口存储器。
ORCA
铸造厂
开发系统
概观
该
ORCA
铸造开发系统接口,以
前端设计输入工具,并提供了工具,
产生一个反面的网络gured FPGA 。在设计溢流时,
用户去连接网元的FPGA的两个功能
点:在设计条目,并在该位流代
阶段。
下面的设计输入,开发系统的地图,
放置和布线工具翻译网表到路由
FPGA 。它的比特流生成器,然后用于生成
它加载到FPGA的的CON组fi guration数据
内部CON组fi guration RAM 。当使用该位流
发电机中,用户选择了影响功能选项
族体的FPGA中。结合前端
工具,
ORCA
铸造生产CON组fi guration数据
实现各种逻辑和路由选择解散
在讨论过这个数据表。
可编程逻辑单元
所述可编程逻辑单元(PLC)的由一个亲的
可编程功能单元( PFU)和布线资源。
在阵列中的所有PLC是相同的。在PFU ,其中CON组
逻辑imple- tains四个LUT和四个锁存器/农民田间学校
心理状态,在接下来的部分中进行了讨论。
可编程功能单位
PFU就能用于逻辑。每个PFU有19克斯特
最终输入和六个输出,可以在多种操作
模式。的输入和输出的功能
取决于操作模式。
该PFU使用三个输入数据总线(A [4:0 ],B [ 4:0] ,
WD [3:0 ] ),四个控制输入端(C0 ,CK ,CE, LSR) ,以及一
进位输入( CIN ) ;最后是用于快速算术
功能。有一个5比特的输出总线(O [4 :0])和一
进位输出( COUT ) 。
架构
该
ORCA
系列FPGA包括两个基本
内容: PLC和太平洋岛国。图1示出的阵列
由亲包围可编程逻辑单元( PLC)的
可编程输入/输出单元( PICS) 。该系列有2
PLC的布置中的20行和20列的阵列。
太平洋岛国位于之间的FPGA四边
在PLC与集成电路边缘。
一个PLC的位置是由它的行和同事表示
UMN使得第二行和第三列中的PLC
是R2C3 。的PIC都表示同样,用PT (上)和
PB (底部)指定的行和PL (左)和PR
(右)指定的列,接着一个数字。该
路由资源和CON组fi guration RAM不
示出,但interquad路由块( HiQ的, VIQ )
存在于该系列2系列被示出。
每个PIC包含必要的I / O缓冲区间
面到键合焊盘。太平洋岛国也包含了路由
需要的资源,以从债券连接信号
垫/来自PLC的。太平洋岛国不包含任何用户
可访问的逻辑元件,如佛罗里达州的ip-佛罗里达州欢声笑语。
组合逻辑是在查找表完成( LUT)的
位于PFU 。该PFU可以在不同的使用
模式,以满足不同的逻辑要求。该LUT的
CON连接可配置中型/大型粮食架构可
用于实现从一个到四个组合逻辑
功能。该LUT的灵活性来处理宽输入
功能,以及多个较小的输入功能,
最大化的门数/ PFU 。
所述查找表可以被编程在其中一个操作
三种模式:组合,波纹,或存储器。在的COM
莱迪思半导体公司
可编程逻辑细胞(PLC)的
WD3
WD2
WD1
WD0
A4
A3
A2
A1
A0
B4
B3
B2
B1
B0
CIN
C0 CK CE LSR
COUT
O4
O3
O2
O1
O0
可编程
功能单元
( PFU )
(布线资源,配置RAM)
5-2750(F).r3
图2. PFU端口
5