
FIN1532 5V LVDS 4位高速差分接收器
2001年12月
修订后的2001年12月
FIN1532
5V LVDS 4位高速差分接收器
概述
这四接收器是专为高速在互连
采用低电压差分信号( LVDS ) nects
技术。接收器转换的LVDS电平,用的典
100 mV的iCal的差分输入门槛, LVTTL信号
的水平。 LVDS提供低EMI的超低功耗耗散
和灰,即使在高频率下。该器件非常适合高
时钟和数据的高速传输。
该FIN1532可以与其配套的驱动程序配对时,
FIN1531 ,或者任何其他的LVDS驱动器。
特点
s
比400Mbs数据速率更高
s
5V电源操作
s
0.5 ns(最大值)的差分脉冲偏斜
s
3ns的最大传播延迟
s
低功耗
s
输入和输出的断电保护
s
失败的开路,短路和终安全防护
转换后的接收器输入端
s
符合或超过TIA / EIA- 644 LVDS标准
s
引脚具有同等RS- 422兼容
和PECL设备
s
16引脚SOIC和TSSOP封装节省空间
订购代码:
订单号
FIN1532M
FIN1532MTC
包装数
M16A
MTC16
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
16引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
引脚说明
引脚名称
R
IN1+
, R
IN2+
, R
IN3+
, R
IN4+
R
IN1
, R
IN2
, R
IN3
, R
IN4
EN
EN
V
CC
GND
描述
非反相LVDS输入
反相LVDS输入
驱动使能引脚
反相驱动使能引脚
电源
地
R
OUT1
, R
OUT2
, R
OUT3
, R
OUT4
LVTTL数据输出
接线图
功能表
输入
EN
H
H
H
X
X
X
L
H
=
高逻辑电平
Z
=
高阻抗
输出
R
IN +
H
L
H
L
X
R
IN +
L
H
L
H
R
OUT
H
L
H
H
L
H
Z
顶视图
EN
X
X
X
L
L
L
H
故障安全状态
故障安全状态
L
=
低逻辑电平
X
=
不在乎
故障安全
=
开路,短路,已终止
2001仙童半导体公司
DS500504
www.fairchildsemi.com