
1.8Msps ,单电源,低功耗, TrueType的
差分, 12位ADC ,内置电压基准
阅读无需CPU干预的数据。连接V
L
销至TMS320C54_的电源电压时,
MAX1276 / MAX1278是带有模拟电源工作
帘布层电压比DSP的电源电压高。该
字长度可被设置为8位, FO = 1到imple-
换货掉电模式。在CNVST引脚必须空闲
高留在任何断电状态。
连接MAX1276 / MAX1278的另一种方法
至TMS320C54_是产生时钟信号
外部的任何设备。此连接被示于
图16中,其中串行时钟( CLOCK)驱动
CLKR和SCLK,转换信号( CONVERT )
驱动FSR和CNVST 。
串口必须设置为接受外部
接收时钟和外部接收帧同步。
最高人民法院寄存器应写为:
TXM = 0,外部帧同步
MCM = 0, CLKX取自CLKX销
FSM = 1 ,突发模式
FO = 0,发送数据/接收为16位的字
这种设置允许连续转换,只要
减少灾害风险是下次转换前。
另外,自动缓冲时可以使用启用
缓冲串口读取,而无需CPU的数据
干预。连接V
L
销至TMS320C54_
当MAX1276 / MAX1278是能操作电源电压
的模拟电源电压高于所述高阿婷
DSP的电源电压。
在MAX1276 / MAX1278也可以连接到
TMS320C54_通过使用数据发送( DX)引脚
驱动CNVST和CLKX内部产生的
驱动SCLK 。一个上拉电阻需要在CNVST
当信号DX变为高阻态,以保持它的高
和0001hex应连续写入DXR
连续转换。掉电模式
可以通过写00FFhex的DXR输入(见
图17和图18 ) 。
MAX1276/MAX1278
V
L
DV
DD
CLKX
TMS320C54_
CLKR
FSX
FSR
MAX1276
SCLK
MAX1278
CNVST
DOUT
DR
图15.接口与TMS320C54_内部时钟
V
L
DV
DD
MAX1276
MAX1278
SCLK
CNVST
DOUT
TMS320C54_
CLKR
FSR
DR
DSP接口的ADSP21_ _
在MAX1276 / MAX1278可直接连接到
在ADSP21_ _家庭ADI公司的DSP ,
Inc.图19示出了直接连接
MAX1276 / MAX1278的ADSP21_ _ _ 。有两种
的操作模式,可以被编程到接口
与MAX1276 / MAX1278 。对于连续转换
sions , CNVST空闲为低电平,高电平一个时钟
期间的LSB的传输上次周期。
该ADSP21_ _ STCTL和SRCTL寄存器应
时钟
兑换
图16.接口与TMS320C54_外部时钟
CNVST
SCLK
1
1
DOUT
D0
0
0
0
0
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
0
0
图17. DSP接口,连续转换
______________________________________________________________________________________
15