
M50FLW040A , M50FLW040B
表8. LPC总线读字段定义( 1字节)
时钟周期
数
时钟
周期
算
1
场
LAD0-
LAD3
内存
I / O
描述
在CLK与LFRAME低,其内容的上升沿
对LAD0 - LAD3必须0000B指示的开始
LPC周期。
表示循环的类型,并选择1个字节的读取。位
3: 2必须的01b 。第1位表示传输的方向: 0B
读。位0是不在乎。
一个32位地址被传送时,用最显著
四位第一。 A23 -A31必须被设置为1, A22 = 1,存储器
访问和A22 = 0寄存器的访问。
表5 。
显示
相应值A21 - A19 。
主机驱动器LAD0 - LAD3为1111b指示
周转周期。
该LPC闪存需要LAD0 - LAD3控制
在这个周期。
该LPC闪存驱动器LAD0 - LAD3到0101B
(短的等待同步)为2个时钟周期,这表明
数据尚不可用。两个等待状态总是
包括在内。
该LPC闪存驱动器LAD0 - LAD3到0000B ,
这表明在下一时钟数据将是可用的
周期。
数据传输是2 CLK周期,从最低
显著四位。
该LPC闪存驱动器LAD0 - LAD3为1111b到
表示一个周转周期。
该LPC闪存漂浮的输出,主机采用
控制LAD0 - LAD3的。
1
开始
0000b
I
2
1
CYCTYPE
+ DIR
0100b
I
3-10
8
ADDR
XXXX
I
11
12
1
1
TAR
TAR
1111b
1111b
(浮)
I
O
13-14
2
WSYNC
0101b
O
15
1
rsync的
0000b
O
16-17
18
19
2
1
1
数据
TAR
TAR
XXXX
1111b
1111b
(浮)
O
O
不适用
图9. LPC总线读取波形( 1字节)
CLK
LFRAME
LAD0-LAD3
数
时钟周期
开始
1
CYCTYPE
+ DIR
1
ADDR
8
TAR
2
SYNC
3
数据
2
TAR
2
AI04429
16/52