
1
1.2框图
概观
1.2框图
图1.2.1示出了每个块的32180.该特征的框图于表1.2.1中描述。
M32R - FPU内核
( 80兆赫)
乘法器/累加器
(32位
×
16位+ 56位)
内部总线
接口
DMAC
( 10个频道)
内部32位总线
单精度FPU
(完全符合IEEE 754 )
多结定时器
( 64频道)
内部32位总线
A- D转换器
×
2
( A- D0 : 10位转换器, 16通道)
( A- D1 : 10位转换器, 16通道)
内置闪存
( 1字节= 1024字节)
内部16位总线
串行I / O
( 6通道)
内部RAM
( 48千字节)
中断控制器
(32源, 8级)
实时调试器
( RTD)的
等待控制器
PLL时钟发生器
外部总线
接口
数据
全CAN
( 2通道)
内部电源
生成器( VDC)的
地址
输入/输出端口, 158线
图中32180的1.2.1框图
1-5
32180集团用户手册( Rev.1.0 )