
信号说明
M24C16 , M24C08 , M24C04 , M24C02 , M24C01
2
2.1
信号说明
串行时钟( SCL )
这个输入信号被用于选通所有输入和输出数据的设备的。在应用中,这
信号由从设备到总线同步到一个较低的时钟,总线主控器
必须有一个开漏输出,以及一个上拉电阻可以从串行时钟连接
( SCL )到V
CC
。 (图
5
指示如何所述上拉电阻器的值可以计算出) 。在
大多数应用中,虽然同步的该方法不采用,因此上拉
电阻是没有必要的,只要该总线主机具有一个推挽式(而不是开
漏极)输出。
2.2
串行数据( SDA )
这个双向信号被用来在或从设备的数据传输。这是一个漏极开路
输出可能是线或与总线上的其它漏极开路或集电极开路信号。一
上拉电阻必须从串行数据( SDA)到V连接
CC
。 (图
5
指示如何
上拉电阻器的值可以计算出) 。
2.3
芯片使能( E0,E1 , E2)的
这些输入信号被用于设置将要寻找的三个最低值
的7位器件选择代码显著位( B3, B2,B1 ) 。这些输入必须连接到V
CC
或V
SS
,以建立该装置选择代码,如图
图4中。
当没有连接(左
浮动) , E0,E1 ,E2被读取为低(0,0,0) 。
图4中。
设备选择的代码
VCC
VCC
M24Cxx
Ei
M24Cxx
Ei
VSS
VSS
Ai11650
2.3.1
写控制( WC )
这个输入信号是用于保护存储器的整个内容以防止意外有用
写操作。写操作被禁止到整个存储器阵列写入时
控制( WC )为高。未连接时,信号在内部解读为V
IL
和
允许写操作。
当写入控制( WC )为高,设备选择和地址字节
承认,数据字节不被确认。
8/39
文档编号5067修订版16