添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > M1AGLE3000V2-FFG896 > M1AGLE3000V2-FFG896 PDF资料 > M1AGLE3000V2-FFG896 PDF资料1第28页
IGLOOe直流和开关特性
组合单元贡献-P
C-细胞
P
C-细胞
= N
C-细胞
*
α
1
/ 2
* P
AC7
* F
CLK
N
C-细胞
是用作设计组合模块VersaTiles的数量。
α
1
是多功能的输出,指引切换速度提供
表2-18对
第2-15页
.
F
CLK
是全局时钟信号的频率。
路由净贡献-P
NET
P
NET
= (N
S- CELL
+ N
C-细胞
) *
α
1
/ 2
* P
AC8
* F
CLK
N
S- CELL
是用作设计序贯模块VersaTiles的数量。
N
C-细胞
是用作设计组合模块VersaTiles的数量。
α
1
是多功能的输出,指引切换速度提供
表2-18对
第2-15页
.
F
CLK
是全局时钟信号的频率。
I / O输入缓冲器贡献-P
输入
P
输入
= N
输入
*
α
2
/ 2
* P
AC9
* F
CLK
N
输入
是的,在设计中使用的I / O输入缓冲区的数目。
F
CLK
是全局时钟信号的频率。
α
2
在I / O缓冲区的触发率,准则中提供
表2-18 2-15页。
I / O输出缓冲器贡献-P
输出
P
输出
= N
输出
*
α
2
/ 2
*
β
1
* P
AC10
* F
CLK
N
输出
是的,在设计中使用的I / O输出缓冲区的数目。
α
2
在I / O缓冲区的触发率,准则中提供
表2-18 2-15页。
β
1
在I / O缓冲器能率准则的规定
表2-19 2-15页。
F
CLK
是全局时钟信号的频率。
RAM贡献-P
内存
P
内存
= P
AC11
* N
* F
读时钟
*
β
2
+ P
AC12
* N
* F
写时钟
*
β
3
N
是在设计中使用的RAM块的数量。
F
读时钟
是存储器读出时钟频率。
2-15页
.
β
2
是在RAM启动速率为在提供读取操作-准则
表2-19
β
3
是在RAM启动速率为在提供写操作-准则
表2-19
F
写时钟
是存储器写时钟频率。
2-15页
.
PLL贡献-P
PLL
P
PLL
= P
DC4
+ P
AC13
* F
CLKOUT
F
CLKOUT
是输出时钟频率。
1
1.
如果PLL被用于产生多个输出时钟,包括下式中的每个输出时钟添加其
相应的贡献(P
AC13
* F
CLKOUT
产物),以总的PLL贡献。
2 -1 4
A D V A N权证V 0.3

深圳市碧威特网络技术有限公司