位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第377页 > LPC2939FBD208 > LPC2939FBD208 PDF资料 > LPC2939FBD208 PDF资料1第28页

恩智浦半导体
LPC2939
ARM9微控制器的CAN ,LIN和USB
空闲/周转时间( IDCY )使用情况证明
图7 。
额外的等待状态
读取和写入周期中相同的外部存储装置之间添加。
CLK ( SYS )
CS
WE
OE
A
D
WST1
IDCY
WSTWEN
002aae706
WST2
WSTOEN
WSTOEN = 2, WSTWEN = 4, WST1 = 6, WST2 = 4, IDCY = 5
图7 。
读取/写入外部存储器
地址引脚器件上都与其他功能共享。当连接外部
回忆,检查I / O引脚编程设置为正确的函数。这些控制
设置是由SCU处理。
6.10通用DMA ( GPDMA )控制器
该GPDMA控制器允许外设到内存,内存到外设,
外设到外设和存储器到存储器事务。每个DMA流
提供单向串行DMA传输的单源和目标。为
举例来说,一个双向端口,需要一个数据流发送,一个用于接收。该
源和目标区都可以是一个存储器区域或外围,并
可以通过相同的AHB主或一个区域由每个主访问。
该GPDMA控制8个DMA通道的硬件优先级。在DMA
控制器接口通过两个AHB总线主设备,每个系统有一个完整的32位数据
总线宽度。 DMA操作可以被设置为8位, 16位和32位的数据宽度,并可以
无论是大端或小端。递增或非递增寻址
源和目的地被支持,以及可编程的DMA突发大小。散
或聚集DMA是通过使用链表的支持。这意味着源
区域与目标区域不必占用连续的内存区域。
6.10.1 DMA支持的外设
该GPDMA支持下列外设: SPI0 / 1 /2和UART0 / 1 。该GPDMA可以
访问这两个嵌入式SRAM块( 16 KB和32 KB ) ,这两个中药,外部静态
存储器和闪速存储器。
LPC2939_3
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本03 - 2010年4月7日
28 99