
恩智浦半导体
LPC1758/56/54/52/51
32位ARM Cortex -M3微控制器
7.29.2主PLL ( PLL0 )
在接受PLL0在32 kHz至25 MHz范围内的输入时钟频率。输入
频率倍频到高频,再分频,以提供实际的
时钟用于CPU和/或USB模块。
该PLL0输入时,以32千赫至25兆赫范围内,最初可以由一个值分频
“N” ,其可以是在1到256之间的该输入分频的范围内提供了一个宽范围的
输出频率从相同的输入频率。
继PLL0输入分频器是PLL0乘数。这可以乘以输入分频器
通过值“M” ,在使用一个电流控制振荡器( CCO )的输出
通过32768范围为1所得到的频率必须在275兆赫到的范围内
550兆赫。乘法器的工作原理由CCO的输出除以M的值,然后使用
相位 - 频率检测器来比较分割CCO输出到乘法器输入。该
误差值被用于调整CCO频率。
该PLL0被关闭并旁路芯片复位和进入掉电
模式。 PLL0仅由软件启用。该程序必须精读连接gure和激活
PLL0 ,等待PLL0锁定,然后连接到PLL0作为时钟源。
7.29.3 USB PLL ( PLL1 )
该LPC1758 / 56 /54 /五十一分之五十二包含第二,专用USB PLL1提供的时钟
USB接口。
PLL1的接收时钟输入只从主振荡器,并提供了一个固定
48MHz的时钟,只在USB块。该PLL1被禁用,并且复位关闭。如果
PLL1留禁用, USB时钟将由48 MHz时钟从主供给
PLL0.
PLL1的接受仅10兆赫至25兆赫范围内的输入时钟频率。该
输入频率乘以高达48 MHz的为USB时钟使用电流范围
控制振荡器( CCO ) 。这样就确保了PLL1的输出具有50 %的占空比。
7.29.4 RTC时钟输出
该LPC1758 / 56 /54 /五十一分之五十二功能的时钟输出功能用于与同步
系统发育过程中的外部设备,并用于以允许检查内部
CCLK时钟,IRC时钟,主晶振, RTC时钟和USB时钟在外面的世界。该
RTC时钟输出可调谐频率RTC没有探测针,这将
扭曲的结果。
7.29.5唤醒定时器
的LPC1758 / 56 /54 /五十一分之五十二开始操作在上电和从唤醒时
掉电模式通过使用4MHz的IRC振荡器作为时钟源。这使得芯片
手术恢复快。如果主振荡器或PLL需要由应用程序,
软件将需要启用这些功能,等待他们的,他们之前稳定
作为时钟源。
当主振荡器开始启动,唤醒定时器允许软件,以确保
主振荡器是全功能的处理器使用它作为时钟源之前
并开始执行指令。这在上电,各种类型的复位重要的,
LPC1758_56_54_52_51_2
NXP B.V. 2009保留所有权利。
目标数据表
牧师02 - 2009年2月11日
30 71