添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第464页 > LPC1311 > LPC1311 PDF资料 > LPC1311 PDF资料2第14页
恩智浦半导体
LPC1311/13/42/43
32位ARM Cortex -M3微控制器
表4 。
符号
LPC1311 / 13 / 43分之42 HVQFN33引脚说明表
- 续
1
[2]
28
[2]
13
[2]
14
[2]
13
[5]
14
[5]
6; 29
4
[6]
5
[6]
33
TYPE
I / O
O
I / O
I / O
I / O
I / O
I / O
I
I
O
-
描述
PIO2_0 -
通用数字输入/输出引脚。
DTR -
数据终端就绪输出, UART 。
PIO3_2 -
通用数字输入/输出引脚。
PIO3_4 -
通用数字输入/输出引脚( LPC1311 / 13只) 。
PIO3_5 -
通用数字输入/输出引脚( LPC1311 / 13只) 。
USB_DM -
USB双向D-线( LPC1342 / 43只) 。
USB_DP -
USB双向D +线( LPC1342 / 43只) 。
3.3 V电源电压提供给内部调节器,外部导轨上,并在ADC 。
也用作ADC的参考电压。
输入到振荡器电路和内部时钟发生器电路。输入
电压不得超过1.8 V.
输出振荡器扩增fi er 。
散热垫。连接到地面。
PIO2_0/DTR
PIO3_2
PIO3_4
PIO3_5
USB_DM
USB_DP
V
DD
XTALIN
XTALOUT
V
SS
[1]
[2]
[3]
[4]
[5]
[6]
SEE
图31
对于垫的特点。 RESET功能在深度掉电模式下可用。使用WAKEUP引脚复位
芯片和深度掉电模式中唤醒。
5 V容限端口提供可配置的上拉/下拉电阻和可配置的滞后数字I / O功能(参见
图30)。
I
2
C总线垫符合我
2
C总线规范我
2
C标准模式和我
2
C快速模式Plus 。
5 V容限端口提供数字I / O功能可配置的上拉/下拉电阻,可配置的滞后,以及模拟输入。
当配置为ADC输入时,端口的数字部分被禁用,并且引脚不是5 V容限(见
图30)。
键盘提供了USB功能。它的目的是在根据USB特定网络连接的阳离子,修订版2.0(全速和低速模式
只) 。
当不使用该系统的振荡器,连接XTALIN和XTALOUT如下: XTALIN可以悬空或可接地
(接地优选以降低对噪声敏感) 。 XTALOUT应悬空。
7.功能描述
7.1体系结构概述
在ARM Cortex- M3包括三个AHB -精简版公交车:系统总线的I- code总线,并
在D- code总线(见
图1)。
在I-码和D码芯公共汽车比快
系统总线,并且同样采用TCM接口:一个公交专用指令
取(Ⅰ-代码),以及一个总线进行数据存取(D码) 。使用两个核心总线允许
同时操作,如果并发操作针对不同的设备。
7.2 ARM Cortex-M3处理器
在ARM Cortex- M3是一个通用的32位微处理器,它提供了高
性能和非常低的功率消耗。在ARM Cortex- M3提供了许多新的
功能,包括Thumb-2指令集,低中断延迟,硬件除法器,
中断/可持续多种装载和存储指令,自动状态保存和
为恢复中断,紧密集成的中断控制器,以及多核心巴士
能够同时访问的。
管道技术的采用,使得处理和存储系统的所有部分
可以连续地操作。通常,当一个指令被执行时,其后继
被解码,而第三指令被从存储器中取出。
LPC1311_13_42_43_2
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
牧师02 - 2010年5月6日
14 60

深圳市碧威特网络技术有限公司