
目录
图列表
图1-1 。
图2-1 。
图2-2 。
图5-1 。
图5-2 。
图5-3 。
图5-4 。
图5-5 。
图6-1 。
图7-1 。
图8-1 。
图8-2 。
图8-3 。
图9-1 。
图9-2 。
图9-3 。
图9-4 。
图10-1 。
图11-1 。
图12-1 。
图12-2 。
图12-3 。
图13-1 。
图13-2 。
图13-3 。
图13-4 。
图13-5 。
图13-6 。
图13-7 。
图13-8 。
图13-9 。
图13-10 。
图13-11 。
图13-12 。
图14-1 。
图14-2 。
图14-3 。
图14-4 。
图14-5 。
图14-6 。
图14-7 。
图14-8 。
图14-9 。
图14-10 。
图14-11 。
2000的Stellaris系列高级框图.......................................... ..................... 26
CPU框图......................................................................................................... 34
TPIU框图........................................................................................................ 35
JTAG模块结构图.............................................. .............................................. 44
测试访问端口状态机............................................. .......................................... 47
IDCODE寄存器格式............................................... .................................................. 52
BYPASS寄存器格式............................................... ................................................. 53
边界扫描寄存器格式.............................................. ......................................... 53
外部电路扩展复位............................................. ....................................... 55
闪存框图...................................................................................................... 109
GPIO端口框图.............................................. ................................................. 134
GPIODATA写示例............................................... .............................................. 135
GPIODATA读实例............................................... .............................................. 135
GPTM模块框图.............................................. .......................................... 175
16位输入边沿计数模式实例.......................................... ................................ 179
16位输入边沿定时模式实例.......................................... ................................. 180
16位PWM模式实例............................................ ................................................ 181
WDT模块框图.............................................. ............................................ 210
ADC模块框图.............................................. ............................................. 234
UART模块的结构图.............................................. ........................................... 266
UART字符帧............................................... .................................................. 267
IrDA数据调制..................................................................................................... 269
SSI模块框图.............................................. ............................................... 306
TI同步串行帧格式(单次传输) ......................................... ........... 308
TI同步串行帧格式(连续传输) ......................................... ... 309
飞思卡尔SPI格式(单次传输) SPO = 0和SPH = 0 ................................... ... 310
飞思卡尔SPI格式(连续传输) SPO = 0和SPH = 0 .............................. 310
Freescale SPI的帧格式SPO = 0和SPH = 1 ...................................... ............... 311
Freescale SPI的帧格式(单次传输) SPO = 1和SPH = 0 ........................... 312
Freescale SPI的帧格式(连续传输) SPO = 1和SPH = 0 .................... 312
Freescale SPI的帧格式SPO = 1和SPH = 1 ...................................... ............... 313
MICROWIRE帧格式(单帧) ........................................... ......................... 314
MICROWIRE帧格式(连续传输) ........................................... .............. 315
MICROWIRE帧格式, SSIFss输入建立和保持要求........................ 315
I
2
C座图......................................................................................................... 343
I
2
C总线配置............................................... .................................................. ... 344
START和STOP条件.............................................. ........................................... 344
完整的数据传输与7位地址......................................... .......................... 345
在第一个字节的R / S位........................................................................................................ 345
数据有效性在对I位传输
2
C总线................................................ ............... 345
法师单SEND ...................................................................................................... 348
主单个接收............................................... .................................................. 349
主突发SEND ....................................................................................................... 350
主突发接收............................................... .................................................. 。 351
突发SEND后,主突发接收............................................ ............................ 352
8
初步
2007年11月30日