位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第0页 > IDT79R4700_08 > IDT79R4700_08 PDF资料 > IDT79R4700_08 PDF资料1第11页

IDT79R4700
引脚说明
下表提供了接口的列表,中断和杂引脚上可用的RC4700 。注意,信号标有
星号时是低电平有效。不支持边界扫描。
引脚名称
TYPE
描述
系统接口
ExtRqst *
发行*
RdRdy *
WrRdy *
ValidIn *
I
O
I
I
I
外部请求
系统接口需要的信号提交外部请求。
发布界面
该处理器被释放系统接口信号从属状态。
阅读就绪
信号,一个外部代理现在可以接受一个处理器读取。
写就绪
信号,一个外部代理现在可以接受一个处理器写入请求。
有效输入
信号,一个外部代理正在推动一个有效的地址或数据的SysAD总线和有效的COM上
命令或数据标识符SysCmd总线上。
有效的输出
信号处理器正在推动的SysAD总线上的一个有效的地址或数据和一个有效的命令或
该SysCmd总线上的数据的标识符。
系统地址/数据总线
一个64位地址和数据总线,用于在处理器和外部代理之间的通信。
系统地址/数据总线复
一个8位的总线包含奇偶校验位在数据总线周期的SysAD总线。
系统命令/数据总线标识符
一个9位总线,用于在处理器和外部代理之间的命令和数据的标识符的传输。
保留的系统命令/数据标识符总线奇偶
为R4700未使用的输入和输出为零。
主时钟
主时钟输入,在二分之一处理器的工作频率。
主时钟输出
主时钟输出MasterClock对齐。
接收时钟
两个相同的接收时钟的系统接口频率。
传输时钟
两个相同的发送时钟在系统界面的频率。
保留为将来之输出
总高。
保留以备将来输入
应该是驱动高。
同步时钟输出
必须通过互连的车型互连MasterOut之间的连接SYNCIN ,
TCLOCK , RClock ,外部代理。
在同步时钟
同步时钟输入。见SYNCOUT 。
故障
总高。
ValidOut *
O
的SysAD (63 :0)
SysADC ( 7:0 )
SysCmd (8 :0)
SysCmdP
I / O
I / O
I / O
I / O
时钟/控制接口
MasterClock
MasterOut
RClock (1: 0)
TCLOCK (1: 0)
IOOut
IOIN
SYNCOUT
I
O
O
O
O
I
O
SYNCIN
FAULT *
I
O
11 25
2008年12月5日