位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第0页 > HMT125R7BFR4C-G7 > HMT125R7BFR4C-G7 PDF资料 > HMT125R7BFR4C-G7 PDF资料1第42页

转速表斌的注意事项
绝对指标(T
OPER
; V
DDQ
= V
DD
= 1.5V +/- 0.075 V);
注意事项:
1 ,在TCK ( AVG ) .MIN和TCK ( AVG )的.max要求CL设置和CWL设置结果。当制作
选择TCK ( AVG ) ,均需要满足:从CL设置的要求,以及要求
从CWL设置。
2. TCK ( AVG ) .MIN限制:由于CAS延迟是不是纯粹的模拟 - 数据选通输出是同步的
由DLL - 所有可能的中间频率可能无法得到保证。应用程序应该使用
下一个较小的JEDEC标准TCK ( AVG )值( 2.5 , 1.875 , 1.5 ,或1.25纳秒)计算CL [ NCK当=
TAA [纳秒] / TCK (AVG) [纳秒] ,向上舍入到下一个'支持的CL' 。
3. TCK ( AVG )的.max限制:计算TCK ( AVG ) = tAA.MAX / CLSELECTED和轮所产生的TCK ( AVG )
到下一个有效的速度斌(即3.3ns或为2.5ns或1.875纳秒或1.25纳秒) 。这个结果是TCK (AVG)的.max
对应CLSE进行选择。
4. “保留”设置是不允许的。用户必须对不同的值。
5.任何DDR3L -1066速箱还支持运行在较低的频率中所示的
表,不受生产测试,但已经过设计/特性验证。
6.任何DDR3L -1333速箱还支持运行在较低的频率中所示的
表,不受生产测试,但已经过设计/特性验证。
7.如任何DDR3L -1600速箱还支持运行在较低的频率中所示的
表,不受生产测试,但已经过设计/特性验证。
8.海力士DDR3L SDRAM器件支持下分档,以CL = 7, CL = 9 ,和TAA / tRCD的/ tRP的满足迷你
的13.125ns.SPD设定值妈妈还编程匹配。例如, DDR3L 1333H设备
支持下分档,以DDR3L - 1066F应编制13.125 ns的SPD字节tAAmin ( 16字节) ,
tRCDmin (字节18)中,并tRPmin (字节20)。 DDR3L -1600K设备支持下的分级来DDR3L-
1333H或DDR3L 1600F应编制13.125 ns的SPD字节tAAmin ( 16字节) , tRCDmin ( 18字节) ,
和tRPmin ( 20字节) 。一旦tRP的(字节20 )被编程为13.125ns , tRCmin (字节21,23 )也应
进行相应的编程。例如, 49.125ns ( tRASmin + tRPmin = 36 ns的13.125 + NS)的DDR3L-
1333H和48.125ns ( tRASmin + tRPmin = 35 ns的13.125 + NS)的DDR3L -1600K 。
版本1.0 / 2009年12月
42