
汽车的eX系列FPGA
引脚说明
CLKA / B
路由时钟A和B
TDI , I / O
测试数据输入
这些引脚的时钟输入,时钟分配
网络。输入电平与LVTTL兼容,
LVCMOS规范。之前的时钟输入缓冲
以计时的R-细胞。如果不使用,该引脚必须设置
低或高的主板。它不能悬空。
GND
地
串行输入边界扫描测试和诊断
探测。在柔性模式下, TDI是活动的时候TMS引脚
置低(参照
表1-3 1-8页) 。
该引脚
作为一个I / O时的边界扫描状态
机达到了“逻辑复位”状态。
TDO , I / O
测试数据输出
低电源电压。
HCLK
专用(硬线)
阵列时钟
该引脚的时钟输入顺序的模块。输入
水平与LVTTL和LVCMOS兼容
规格。这个输入被直接连接到每个R单元和
提供的时钟速度独立的R-细胞的数目的
被驱动。如果不使用,该引脚必须置低或高
在黑板上。它不能悬空。
I / O
输入/输出
串行输出的边界扫描测试。在灵活的方式,
TDO激活时, TMS引脚设置为低电平(参见
表1-3 1-8页) 。
该引脚为I / O时,
边界扫描状态机到达"logic
reset"状态。当硅资源管理器正在被使用, TDO
将作为一个输出,当"checksum"命令是
运行。它会返回给用户的I / O时"checksum"是
完整的。
TMS
测试模式选择
在I / O引脚的功能为输入,输出,三态,或
双向缓冲。输入和输出电平是
与LVTTL和LVCMOS规范兼容。
未使用的I / O引脚被自动进入三态
Designer软件。建议配合使用的I / O的
低到主板上。这也适用于双用途
当配置为I / O的引脚。
NC
无连接
该管脚没有连接到该装置内的电路。
这些引脚可被驱动到任何电压或可留
浮动的装置的操作没有任何影响。
PRA / PRB , I / O
探头A / B
TMS管脚控制使用IEEE 1149.1的
边界扫描引脚( TCK , TDI , TDO , TRST ) 。在灵活
模式中,当TMS管脚设置为低电平时, TCK,TDI ,和
TDO引脚是边界扫描引脚(参照
表1-3
第1-8页) 。
一旦边界扫描引脚处于测试模式,
他们会保持在这个模式下,直到内部
边界扫描状态机到达“的逻辑复位”
状态。在这一点上,所述边界扫描销将
释放和将用作普通的I / O引脚。在“逻辑
复位“状态,达到5 TCK周期后, TMS引脚
置高。在专用的测试模式下, TMS功能
在IEEE 1149.1规格说明。
TRST , I / O
边界扫描复位引脚
探头销从任何用户可用于输出数据
在装置内定义的设计节点。该诊断
销可以被独立地或一起使用同
其他探针,以便实时诊断输出
在装置内的任何信号通路。该探针可以
作为一个用户自定义I / O时,验证了
已经完成。该引脚的探头功能可以
永久禁用保护编程设计
保密性。
TCK , I / O
测试时钟
一旦它被配置为JTAG复位引脚,该引脚TRST
作为一个低电平有效的输入异步
初始化或复位边界扫描电路。 TRST管脚
配备有一个内部上拉电阻。该引脚
作为一个I / O时的“保留JTAG复位引脚”是
在Designer软件不选。
V
CCI
电源电压
电源电压的I / O 。
V
CCA
电源电压
电源电压为阵。
测试时钟输入诊断探头和设备
编程。在灵活的方式, TCK变得活跃
当TMS引脚设置为低电平(参见
表1-3
第1-8页) 。
该引脚为I / O时,
边界扫描状态机到达“的逻辑复位”
状态。
1 -2 4
v3.2