
初步
的PSoC
3 : CY8C34系列数据表
装置。所有其他电源引脚必须小于或等于
VDDA 。
VDDD 。
所有数字外设和数字内核稳压器。
VDDD必须小于或等于的Vdda 。
VSSA 。
地上所有模拟外设。
VSSB 。
接地连接升压泵。
VSSD 。
地上所有数字逻辑和I / O引脚。
同Vddio0 , VDDIO1 , VDDIO2 , VDDIO3 。
供应I / O引脚。看
引脚为特定的I / O引脚连接到VDDIO的映射。的Vddio必须小于
小于或等于的Vdda 。
XRES (与可配置的XRES ) 。
外部复位引脚。低电平有效
内部上拉。采用48引脚SSOP部件, P1 [ 2 ]被配置为
XRES 。在所有其他部分的引脚配置为GPIO 。
4.2寻址模式
下面寻址模式8051支持:
直接寻址:操作数是由一个8位直接指定
地址字段。只有内部RAM和SFR可
使用这种模式下访问。
间接寻址:指令指定的寄存器,
包含操作数的地址。寄存器R0或R1
用于指定的8位地址,而数据指针
( DPTR)寄存器用于指定16位地址。
寄存器寻址:通过特定指令访问一个
寄存器(R0 R7 )中指定的寄存器组。这些指令
系统蒸发散是更有效的,因为没有必要为一个地址
科幻场。
注册特别说明:有些指令是特定
某些寄存器。例如,有些指令的对象始终
上储液器。在这种情况下,没有必要指定
操作数。
立即常量:有些指令的值
常量,而不是直接的地址。
索引寻址:只能用这种寻址方式
对程序存储器的读操作。此模式使用数据
指针作为基和累加器的值作为偏移量,以
读取的程序存储器。
位寻址:在此模式中,操作数是256比特之一。
4. CPU
4.1 8051 CPU
该CY8C34器件采用单周期8051处理器,这是完全
与原来的MCS-51指令集兼容。该
CY8C34系列采用流水线RISC架构,
执行中的1 2个周期,以提供最顶峰的指令
高达24的MIPS的每一个平均的2个周期性能
指令。单周期8051 CPU的运行速度比快十倍
一个标准的8051处理器。
8051 CPU子系统包括以下功能:
单周期8051 CPU
高达64 KB的闪存,高达2 KB的EEPROM中,并且向上
8 KB的SRAM
可编程的嵌套向量中断控制器
直接存储器访问(DMA )控制器
外设集线器( PHUB )
外部存储器接口( EMIF )
4.3指令集
8051指令集是高度为8位处理和优化
布尔运算。支持的指令的类型包括:
算术指令
逻辑指令
数据传送指令
布尔指令
程序分支指令
4.3.1指令集摘要
4.3.1.1算术指令
算术指令支持的直接,间接,注册,
立即数和寄存器的具体说明。算术
模式用于加,减,乘,除,
递增和递减操作。列出了不同arith-
metic说明。
文件编号: 001-53304修订版* B
第11页共99
[+ ]反馈