
CY25245
表2.调制宽度选型表
带宽极限频率为的F out的百分比值
降低EMI
最小的EMI控制
建议设置
替代设置
最大程度降低EMI
调制设置
MW2
0
0
1
1
MW1
0
1
0
1
低
98.75%
97.5%
95.0%
90.0%
MW0 = 0
高
100%
100%
100%
100%
低
99.375%
98.75%
97.5%
95%
MW0 = 1
高
100.625%
101.25%
102.5%
105%
概观
该CY25245产品是一系列设备于一体
赛普拉斯PREMIS家庭。该PREMIS系列采用的
在PLL扩频频率synthe-最新进展
分级机技术。通过频率调制与输出
低频载波,峰值EMI大大降低。利用
这一技术使得系统能够通过越来越难
EMI测试,而不诉诸昂贵的屏蔽或重新设计。
在一个系统中,不仅是EMI的降低,在各种时钟线
而且在所有的信号,这些信号的时钟同步。
因此,采用这种技术的增加与所带来的好处
在系统中的地址线和数据线的数目。该
简化框图显示了一个简单的实现。
倍基准频率。
[3]
的独特功能
扩展频谱频率时序发生器是一个
调制波被叠加在输入到VCO 。
这使得VCO输出到跨慢慢扫
预定频带。
由于调制频率通常为1000倍
比基本时钟速度较慢,扩频
过程对系统性能的影响不大。
频率选择用SSFTG
在扩展频谱频率定时发生器, EMI
减少依赖于形状,调制率,以及
频率调制波形。而形状和
调制波的频率是固定的一个给定的
频率,调制百分比可以变化。
使用频率选择位( FS2 : 1针) ,频率范围
可以设置(见
表2)。
传播比例设置与销
MW0 : 2所示
表2中。
一个更大的传播比例提高降低EMI 。
然而,大价差百分比可能超过任何
系统的最大额定频率或降低平均
频到一个点,性能会受到影响。对于这些
的原因,提供了扩展百分比选项。
功能说明
该CY25245采用锁相环(PLL)的频率
调制的输入时钟。其结果是一个输出时钟,其
频率缓慢扫过窄带靠近输入
信号。基本电路拓扑结构示于
图1 。
该
输入参考信号由Q分离,输入到相位
探测器。来自VCO的信号被除以P和反馈
到相位检测器也。该PLL将迫使频率
VCO的输出信号发生改变,直到分割输出信号
和在相位检测器的划分基准信号匹配
输入。输出频率则等于P / Q的比值
V
DD
时钟输入
参考输入
频率。
分频器
Q
相
探测器
收费
泵
Σ
调制
波形
VCO
POST
分频器
CLKOUT
(电磁干扰抑制)
反馈
分频器
P
PLL
GND
图1.功能框图
注意:
3.对于CY25245 ,输出频率通常等于输入频率。
文件编号: 38-07124牧师* B
第11 3