
XMEGA A4
表14-1 。
复位和中断向量(续)
来源
NVM_INT_base
PORTB_INT_base
PORTE_INT_base
TWIE_INT_base
TCE0_INT_base
TCE1_INT_base
USARTE0_INT_base
PORTD_INT_base
PORTA_INT_base
ACA_INT_base
ADCA_INT_base
TCD0_INT_base
TCD1_INT_base
SPID_INT_vector
USARTD0_INT_base
USARTD1_INT_base
中断描述
非易失性存储器中断基地
B端口中断基地
端口E中断基地
两线接口端口E中断基地
定时器/计数器0 E端口中断基地
定时器/计数器1的E端口中断基地
在E口中断基地USART 0
D端口中断基地
端口中断基地
模拟比较器的端口中断基地
模拟到数字转换器的端口中断基地
定时器/计数器0 D端口中断基地
定时器/计数器1对D端口中断基地
在SPI端口D中断向量
端口D中断基地USART 0
端口D中断基地USART 1
项目地址
(基址)
0x040
0x044
0x056
0x05A
0x05E
0x06A
0x074
0x080
0x084
0x088
0x08E
0x09A
0x0A6
0x0AE
0x0B0
0x0B6
26
8069L–AVR–11/09