
ATmega329/3290/649/6490
3.3.5
端口C ( PC7..PC0 )
端口C为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口C的输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口C引脚被外部电路拉低时将输出电流上拉
电阻器被激活。端口C引脚处于三态时,复位过程中,
即使系统时钟没有运行。
端口C也可以用做特殊功能的ATmega329 / 3290 / 6490分之649列出的功能
on
第71页。
3.3.6
端口D ( PD7..PD0 )
端口D为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口D输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口D引脚被外部电路拉低时将输出电流上拉
电阻器被激活。端口D引脚为三态时,复位过程中,
即使系统时钟没有运行。
端口D也可以用做其他不同的特殊功能的ATmega329 / 3290 /六千四百九十分之六百四十九的功能
作为上市
第73页。
3.3.7
端口E ( PE7..PE0 )
端口E为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口E输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口E引脚被外部电路拉低时将输出电流上拉
电阻器被激活。该端口E引脚为三态,当复位过程中,
即使系统时钟没有运行。
端口E也可以用做其他不同的特殊功能ATmega329 / 3290 /六千四百九十分之六百四十九的功能
作为上市
第75页。
3.3.8
端口F ( PF7..PF0 )
端口F作为模拟输入到A / D转换器。
端口F也可以作为8位双向I / O口,如果不使用A / D转换器。端口引脚
可以提供内部上拉电阻(选择的每一位) 。在F端口输出缓冲器具有对称
格律的驱动特性,既和吸收大电流的能力。作为输入,端口F引脚
被外部电路拉低时将输出电流,如果上拉电阻被激活。该端口F
引脚为三态,当复位过程中,即使系统时钟没有运行。如果
JTAG接口使能,上拉电阻引脚PF7 ( TDI ) , PF5 ( TMS )和PF4 ( TCK)的
即使发生复位被激活。
端口F也可以作为JTAG接口的功能。
7
2552J–AVR–08/07