添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第628页 > ATMEGA329 > ATMEGA329 PDF资料 > ATMEGA329 PDF资料3第33页
ATmega329/3290/649/6490
请注意,此振荡器用于EEPROM和Flash的写访问,而这些写
次将相应地受到影响。如果EEPROM或Flash写,不进行校准,以更
超过880兆赫。否则, EEPROM或闪存写入可能会失败。
该CAL7位确定操作的振荡器的范围内。该位设置为0使
最低的频率范围内,该位设置为1,给出了最高的频率范围。这两个频
昆西范围是重叠的,换句话说的OSCCAL = 0x7F的设置给出更高
频率高于OSCCAL = 0x80的。
该CAL6..0位用于调整选定范围内的频率。 0×00的设定
给出了在该范围内的最低频率,和0x7F的的设置给出了最高的频率,在
范围内。
9.10.2
CLKPR - 时钟预分频寄存器
(0x61)
读/写
初始值
7
CLKPCE
6
5
4
3
CLKPS3
2
CLKPS2
1
CLKPS1
0
CLKPS0
CLKPR
读/写
0
R
0
R
0
R
0
读/写
读/写
读/写
读/写
见位说明
第7位 - CLKPCE :时钟预分频器变化使能
在CLKPCE位必须写入1来实现的CLKPS位。在CLKPCE
当CLKPR其他位被同时写入到零位才会更新。 CLKPCE是
由硬件清零写入四个周期后或当CLKPS位写入。重写
在此超时期限CLKPCE位,既不扩展暂停周期,也不清除
CLKPCE位。
位3 : 0 - CLKPS3 : 0 :时钟预分频器选择位3 - 0
这几位定义所选时钟源与内部系统之间的分频因子
时钟。这些位可以被写入运行时间来改变时钟频率,以适应应用程序
要求。由于分频器分频主时钟输入到MCU ,所有同步的速度
当分频系数是用来常识外设降低。分频因子中给出
表9-11 。
以避免时钟频率的无意的改变,一个特殊的写入过程必须遵循
改变CLKPS位:
1.写时钟预分频器变化使能( CLKPCE )位为1 ,并在所有其他位
CLKPR为零。
2.在四个周期,同时将零写入CLKPCE写入所需的值CLKPS 。
必须禁止中断,改变预分频器设置时,要确保在写程序
不会中断。
CKDIV8熔丝位决定CLKPS位的初始值。如果CKDIV8未编程,
CLKPS位复位为“ 0000” 。如果CKDIV8已编程, CLKPS位复位到
“0011” ,给人8日开始了分频因子。此功能应该如果选择的时钟被使用
源具有的频率高于该装置的本operat-的最大频率
荷兰国际集团的条件。需要注意的是任何值可被写入CLKPS位不论CKDIV8的
熔丝设置。该应用软件必须确保有足够的分频因子选择,如果
选择的时钟源具有频率高于该装置的最大频率
本操作条件。该设备出厂时CKDIV8熔丝编程。
33
2552J–AVR–08/07

深圳市碧威特网络技术有限公司