
ATmega162/V
改变看门狗超时周期的时序禁用。看
“定时
序列改变看门狗定时器“ Configuration(配置)第56页
了解详细信息。
在USART的双缓冲接收寄存器被禁用。看
“ AVR USART和
AVR UART - 兼容性“ 168页
了解详细信息。
不支持引脚电平变化中断(控制寄存器位于扩展I / O) 。
一个16位定时器/计数器(定时器/计数器)而已。定时器/计数器不能访问。
注意,共用UBRRHI注册与ATmega161被分成两个独立的寄存器中
ATmega162的, UBRR0H和UBRR1H 。这些寄存器的位置将不会受
ATmega161的兼容性导火索。
引脚说明
VCC
GND
端口A ( PA7..PA0 )
数字电源电压
地
端口A为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
A口输出缓冲器有两个和吸收大电流对称的驱动特性
能力。当引脚PA口作为输入,并且外部拉低,他们会
源的电流,如果内部上拉电阻被激活。在端口A引脚处于三态时,
复位过程中,即使系统时钟没有运行。
端口A也可以用做其他不同的特殊功能的ATmega162的功能作为上市
页面
72.
端口B ( PB7..PB0 )
端口B为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口B输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口B引脚被外部电路拉低时将输出电流上拉
电阻器被激活。端口的引脚处于三态,当复位过程中,
即使系统时钟没有运行。
端口B也可以用做其他不同的特殊功能的ATmega162的功能作为上市
页面
72.
端口C ( PC7..PC0 )
端口C为8位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口C的输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口C引脚被外部电路拉低时将输出电流上拉
电阻器被激活。端口C引脚处于三态时,复位过程中,
即使系统时钟没有运行。如果JTAG接口使能,在引脚的上拉电阻
即使发生复位PC7 ( TDI ) , PC5 ( TMS )和PC4 ( TCK )将被激活。
端口C也提供了JTAG接口和功能等特殊功能的
ATmega162的作为上市
第75页。
5
2513KS–AVR–07/09