位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1780页 > AT91SAM7XC128 > AT91SAM7XC128 PDF资料 > AT91SAM7XC128 PDF资料4第14页

6. I / O线注意事项
6.1
JTAG端口引脚
TMS , TDI和TCK是施密特触发器输入,并没有5 -V宽容。 TMS , TDI和TCK不
整合一个上拉电阻。
TDO的是一个输出端,在高达VDDIO驱动,并且没有上拉电阻。
该JTAGSEL引脚用于选择JTAG边界扫描时,在较高的水平断言。该
JTAGSEL引脚集成了约15 kΩ的一个永久的下拉电阻。
为了消除不合逻辑进入JTAG边界扫描模式下,由于噪声的风险
JTAGSEL ,它应在外部连接到GND ,如果不使用边界扫描,或拉下
外部低值电阻(如1千欧)
.
6.2
TEST引脚
尖沙咀引脚用于制造测试或快速编程模式
AT91SAM7XC512 /一百二十八分之二百五十六时置为高电平。在TST引脚集成了一个永久的下拉
电阻约15 kΩ至GND 。
消除进入测试模式,由于在TST销噪声的任何风险,它应该连接到
GND如果FFPI没有被使用,或者下拉与外部低值电阻器(如1千欧)
.
要进入快速编程模式,引脚TST和PA0和PA1引脚应与高
和PA2绑低。
驾驶TST引脚在一个较高的水平,同时PA0或PA1为0将导致不可预知的结果。
6.3
复位引脚
NRST引脚是双向的有一个开漏输出缓冲器。它是由片上的复位处理
控制器,并且可以被驱动为低,以提供一个复位信号输出到外部部件或断言
低外部复位微控制器。对所用的复位脉冲的长度没有限制,
并且复位控制器可以保证最小脉冲长度。这允许一个SIM-的连接
PLE按键式上的NRST引脚为系统用户复位,并利用NRST信号来复位
该系统的所有组成部分。
NRST引脚有一个上拉电阻连接到VDDIO 。
6.4
ERASE引脚
ERASE引脚用于重新初始化Flash内容及其一些NVM位。它集成了一个
约15 kΩ到GND永久的下拉电阻。
为了消除擦除闪存由于对ERASE引脚噪声的风险,它建议立即进行删除绑克斯特
应受到GND,这样可防止从应用领域:擦除闪存,或拉下用
外部低值电阻(如1千欧)
.
该引脚由RC振荡器抖来提高故障容限。最小去抖
时间为200毫秒。
6.5
PIO控制器线
所有的I / O口线, PA0到PA30和PB0到PB30 ,支持5V电压和所有集成了可编
均衡器的上拉电阻。这个上拉电阻编程为每个我独立完成/ O
通过PIO控制器线。
14
AT91SAM7XC512 /一百二十八分之二百五十六初步
6209DS–ATARM–17-Feb-09