
A/T89C51AC2
表1中。
引脚说明(续)
引脚名称
P3.0:7
TYPE
I / O
描述
端口3 :
是一个8位双向I / O和内部上拉电阻的端口。 P3口具有1的写入它们的拉高由内部
上拉晶体管,并且可以用作在该状态下输入。作为输入使用时,端口3引脚被拉低外部将是一个
电流(I的源
IL
,看到因为内部上拉第"Electrical Characteristic" ) 。
对应的二次函数的输出锁存器必须被编程为一个用于该功能操作(除
TxD和WR ) 。辅助功能被分配到的端口3引脚如下:
P3.0 / RxD :
接收数据输入(异步)或数据输入/串行接口的输出(同步)
P3.1 / TxD脚:
发送数据输出(异步)或串行接口的时钟输出(同步)
P3.2 / INT0 :
外部中断0输入/定时器0闸门控制输入
P3.3 / INT1 :
外部中断1输入/定时器1门控输入
P3.4 / T0 :
定时器0计数器输入
P3.5 / T1 :
定时器1计数器输入
P3.6 / WR :
外部数据存储器写选通;锁存来自端口0的数据字节到外部数据存储器
P3.7 / RD :
外部数据存储器读选通;使外部数据存储器。
它可以驱动CMOS输入,无需外部上拉电阻。
P4.0:1
I / O
端口4 :
是2位双向I / O和内部上拉端口。 P4口具有1的写入它们的拉高由内部
上拉和可被用作在该状态下输入。作为输入使用时,端口4个引脚被拉低的外部将之源
电流( IIL ,在数据表),因为内部上拉晶体管。
P4.0
P4.1:
它可以驱动CMOS输入,无需外部上拉电阻。
RESET :
振荡器运行时的高层次上该引脚在两个机器周期的复位器件。内部下拉
仅使用一个外部电容到VCC电阻到VSS允许上电复位。
ALE :
地址锁存使能输出过程中的外部存储器访问锁存地址的低字节。在ALE是
除了在外部数据存储器存取激活每1/6振荡周期(在X2模式下的1/3 ) 。当指令
从内部闪存(EA = 1)执行时, ALE的生成可以由软件禁止。
PSEN :
程序存储允许输出的控制信号,使得在外部总线的外部程序存储器
提取操作。在从外部程序存储器取指它被激活两次,每个机器周期。然而,当
在每次访问外部数据从外部程序存储器的PSEN两个激活被跳过的执行
内存。在PSEN未激活内部存取。
EA :
当外部访问保持在较高水平,指令从内部闪存读取时,程序计数器是
小于8000H 。当在低层次举行, A / T89C51AC2取从外部程序存储器的所有指令
.
XTAL1 :
输入的内部时钟发生器电路的反向振荡放大器的输入。
为了从外部时钟源驱动器件, XTAL1必须驱动,而XTAL2悬空。操作
上面的16兆赫的频率,应保持在50 %的占空比。
XTAL2 :
输出振荡器反相放大器器。
RESET
I / O
ALE
O
PSEN
O
EA
I
XTAL1
I
XTAL2
O
5
4127H–8051–02/08