
图19-5 。
内部时钟信号
国内
时钟
XTAL2
ALE
外部程序存储器取
PSEN
P0
数据
采样
FL燕麦
P2( EXT)
读周期
RD
PCL OUT (如果程序
MEMORY是外部的)
PCL OUT
数据
采样
FL燕麦
即表示地址跃迁
PCL OUT
数据
采样
FL燕麦
PCL OUT
这些信号不的过程中活化
执行MOVX指令
STATE4
P1
P2
STATE5
P1
P2
STATE6
P1
P2
STATE1
P1
P2
STATE2
P1
P2
STATE3
P1
P2
STATE4
P1
P2
STATE5
P1
P2
P0
DPL或RT OUT
数据
采样
FL燕麦
P2
写周期
即表示DPH或P2 SFR将PCH过渡
WR
P0
P2
DPL或RT OUT
数据输出
PCL OUT (即使程序
内存为内部)
PCL OUT (如果程序
MEMORY是外部的)
即表示DPH或P2 SFR将PCH过渡
港口经营
MOV PORT SRC
MOV DEST P0
MOV目的端口( P1 , P2 , P3 )
(含INTO , INT1 。到T1 )
串口移位时钟
TXD ( MODE 0 )
P1,P2, P3的引脚SAMPLED
P1,P2, P3的引脚SAMPLED
旧数据新数据
P0引脚SAMPLED
P0引脚SAMPLED
RXD SAMPLED
RXD SAMPLED
此图表明,当信号被内部时钟源。它需要的信号的时间但是传播到销,
范围从25到125纳秒。该传播延迟取决于变量,例如温度和销载荷。 Propa-
gation也各不相同,从输出到输出和组件。通常情况下,虽然(T
A
= 25 ℃,满载时), RD和WR传播
延迟大约50纳秒。其他信号通常是85纳秒。传播延迟在交流纳入
特定连接的阳离子。
76
AT8xc51Rx2
4113C–8051–01/08