
AT32UC3L
一个电源监视器33复位不会复位原因寄存器( RCAUSE )作为被检测
BOD33 ,它将被检测为一个上电复位(POR) 。
修复/解决方法
无。
2. DFLL前应禁用放缓
该DFLL的频率应禁用前被设置为最小。
修复/解决方法
之前禁用DFLL的粗寄存器的值应被设置为
零。
3.写入SCIF ICR口罩在同一时钟周期内获得了新的中断
写入到SCIF ICR掩模任何新SCIF中断接收在相同的时钟
周期,不管写的价值。
修复/解决方法:
对于每一个中断,除了BODDET , SM33DET和VREGOK的CLKSR寄存器可
读来检测新的中断。 BODDET , SM33DET和VREGOK中断将不会被gen-
如果他们写SCIF ICR发生时产生的。
对于DFLL 4. FINE值不正确时,抖动被禁用
在开环模式中,所使用的DFLL DAC的精细值是由两个offseted相比
写入到DFLL0CONF.FINE字段的值。一,即值到DFLL DAC被
DFLL0CONF.FINE - 0x002 。如果DFLL0CONF.FINE写为0x000 , 0×001或0x002的
值到DFLL的DAC将是0x1FE ,到0x1FF或0x000的分别。
修复/解决方法
写由2加入到DFLL0CONF.FINE字段所需的值。
5. BODVERSION寄存器读为0x100
该BODVERSION寄存器读为0x100 ,而不是0x101 。
修复/解决方法
无。
7. BRIFA是非功能
BRIFA是不起作用的。
修复/解决方法
无。
8. VREGCR DEEPMODEDISABLE位不可读
VREGCR DEEPMODEDISABLE位无法读取。
修复/解决方法
无。
9. DFLL步长应为7或更低的30 MHz以下
如果最大步长是7以上时, DFLL可能不会锁定在正确的频率,如果目标频
昆西低于30兆赫。
修复/解决方法
如果目标频率低于30 MHz时,使用的最大步长( DFLL0MAXSTEP.MAXSTEP )
7或更低。
10.通用时钟源保持在睡眠模式下运行
如果一个时钟被用作一个通用的时钟源将要休眠模式,其中时钟时
源都会停止,通用时钟源将保持运行。请参阅
电源管理章节有关睡眠模式的详细信息。
修复/解决方法
60
32099AS–AVR32–06/09