
11.4
HOLD
HOLD引脚用于暂停与设备的串行通信,而无需停止
或重置时钟序列。保持模式,但是,没有任何内部的影响
自定时操作,例如一个程序或擦除周期。因此,如果在擦除周期中
进展,断言HOLD引脚不会暂停操作,并且在擦除周期将继续
直到它完成。
当CS引脚被置为保持模式才能进入。保持模式被激活
简单地由SCK低脉冲时断言HOLD引脚。如果HOLD引脚置位时
在SCK高脉冲,然后保持模式将不会被启动,直到下一个SCK低的开始
脉搏。该器件将保持在保持模式,只要HOLD引脚和CS引脚是
断言。
而在保持模式下, SO引脚将处于高阻抗状态。此外,无论是SI引脚
和SCK引脚将被忽略。 WP端子,但是,仍然可以断言或无效时
在保持模式。
要结束保持模式和恢复串行通信, HOLD引脚必须被拉高
在SCK低脉冲。如果HOLD引脚SCK的高脉冲,然后在拉高
保持模式不会结束直到下一个SCK的低脉冲的开始。
如果CS引脚置为无效,而HOLD引脚仍然有效,那么任何的操作,可
已经开始将被中止,并且设备将重置状态寄存器WEL位
返回到逻辑“0”状态。
图11-4 。
HOLD MODE
CS
SCK
HOLD
HOLD
HOLD
HOLD
30
AT25DF041A
3668D–DFLASH–9/08