位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第595页 > ASM5I23S05AF-1-08-SR > ASM5I23S05AF-1-08-SR PDF资料 > ASM5I23S05AF-1-08-SR PDF资料1第1页

2006年11月
修订版1.5
3.3V “ SpreadTrak ”零延迟缓冲器
一般特点
15MHz至133MHz的工作范围,兼容
使用CPU和PCI总线频率。
零输入 - 输出传输延迟。
多个低抖动输出。
输出输出偏斜小于250PS 。
装置设备偏斜小于700pS 。
出五种低偏移时钟。
ASM5P23S05A
ASM5P23S09A
该ASM5P23SXXA的-1H版本运行速度高达
133MHz的频率,并具有传动比更高-1
装置。所有部件具有片上的PLL该锁定到输入
REF引脚的时钟。 PLL反馈是在芯片上,并
从CLKOUT垫获得。
该ASM5P23S09A拥有的每四个输出两家银行,
这可以通过选择输入,如图所示在被控制
在选择输入解码表。如果所有的输出时钟
不需要, B银行可以三态。选择输入端
也可以使输入时钟被直接施加到
输出芯片和系统测试。
多ASM5P23S09A和ASM5P23S05A设备可以
接受相同的输入时钟和分发。在这种情况下
这两个装置的输出之间的偏移是
保证是小于700ps 。
所有输出都小于200 ps的周期到周期抖动。
输入和输出的传输延迟被保证是
小于350的PS ,并输出到输出偏移是
保证是小于250 ps的。
该ASM5P23S09A和ASM5P23S05A可用
在两种不同的配置,如图中的顺序
信息表。该ASM5P23SXXA -1是基础部件。
该ASM5P23SXXA - 1H是的的高驱动版本-1
的一部分,它的上升和下降时间比-1的部分要快得多。
一个输入驱动器9输出,归纳为4 + 4 + 1
(ASM5P23S09A).
一个输入驱动5个输出( ASM5P23S05A ) 。
比200PS周期到周期抖动兼容少
奔腾的系统。
测试模式绕过PLL( ASM5P23S09A只,
参考选择输入解码表) 。
采用16引脚, 150密耳SOIC和4.4毫米
TSSOP封装的ASM5P23S09A和
8-pin,
150-mil
SOIC
和
4.4
mm
TSSOP
包ASM5P23S05A 。
3.3V操作
先进的0.35μ CMOS技术。
“ SpreadTrak ” 。
功能说明
ASM5P23S09A是一种多功能, 3.3V零延迟缓冲器
设计散发高速时钟与传播
频谱的能力。它采用16引脚封装。该
ASM5P23S05A
is
该
八针
VERSION
of
该
ASM5P23S09A 。它接受一个参考输入和驱动器
框图
PLL
REF
PLL
CLKOUT
CLK1
CLK2
CLK3
CLK4
S1
S2
选择输入
解码
REF
MUX
CLKOUT
CLKA1
CLKA2
CLKA3
CLKA4
CLKB1
CLKB2
CLKB3
CLKB4
ASM5P23S05A
ASM5P23S09A
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。