
ADV3221/ADV3222
应用信息
该ADV3221和ADV3222是用于高速多路复用器
切换视频或RF信号。的低输出阻抗
ADV3221 / ADV3222允许输出环境是
通过选择75 Ω或50 Ω系统的应用进行了优化
适当的串联端接电阻。对于复合视频
应用中, ADV3222 (的2增益)通常用于
提供补偿的输出端接的损失。
终止
对于受控阻抗的情况下,终端电阻
在输入端与所述设备的输出需要。输入
终止应该是一个分流电阻器接地,其值
匹配输入迹线的特性阻抗。对
降低反射,将输入端接电阻尽可能靠近
到器件的输入引脚成为可能。以最小化输入 - 用于─
输入的串扰,能够利用一个低电感屏蔽是很重要
输入端之间走线隔离每个输入。审议
接地的电流路径必须采取尽量减少环路电流
在所述屏蔽件,以防止它们提供一个耦合
中串扰。
为了正确匹配,输出串联端接电阻
应值相同的特性阻抗
输出的跟踪和放置在靠近该装置的作为输出
可能。本次配股减少了高频效果
串联寄生电感,这可能会影响增益平坦度和
-3 dB带宽。
CK1 / CK2操作
该ADV3221 / ADV3222提供了双锁存架构
为A0 , A1 (通道选择)和CS (输出使能)的逻辑。
这允许在银行的多个设备的同步更新
切换应用程序或大型多路系统的组成
连接到公共输出总线的多个设备。
控股CK1和CK2为低电平时, ADV3221 / ADV3222在
透明模式。在透明模式下,所有的逻辑变化A0 ,
A1和CS立即影响到输入选择和输出
启用/禁用。
电路布局
使用适当的高速设计技术是非常重要的
确保最佳性能。使用低电感地
飞机电源旁路,并提供高品质的
返回用于输入和输出信号路径。为了获得最佳性能,
建议的电源与0.1 F旁路
陶瓷电容尽可能靠近器件尽可能的主体。
以较低的频率,大电流输出提供存储的能量
驾驶,放置10 μF钽电容与器件较远。
输入和输出信号路径应该是带状线或微
带状控制阻抗。视频系统通常使用75 Ω
特性阻抗,而射频系统通常使用
50 Ω 。各个计算器可用来计算跟踪
要求的几何形状,以产生适当的特征
阻抗。
容性负载
驾驶时的高频率输出可以有困难
大的容性负载,通常导致峰值在频率
域或过冲,在时间域中。如果这些影响变得
过大时,振荡的原因。
该装置的各种电容性负载下的响应是
通过图12中所示在图6中,并在图15中如果
情况出现在那里过大的负载电容encoun-
羊羔,超调过大或设备振荡,一
的一个几十欧姆的小的串联电阻可以用来改善
的性能。
第0版|第18页20