
AD9553
表19.输出模式控制位
模式控制
位
000
001
010
011
100
101
110
111
逻辑
家庭
CMOS
CMOS
CMOS
CMOS
LVDS
LVPECL
未使用
未使用
输出的引脚功能
司机
两个引脚活跃
正引脚有效,负
引脚三态
正引脚三态,负
销活动
两个引脚三态
两个引脚活跃
两个引脚活跃
未使用
未使用
这个解码方案使得OM [ 2 : 0 ]引脚建立
逻辑系列选择矩阵的输出1和输出驱动器
如示于表21 。注意,当OM [ 2 :0]引脚选择
CMOS逻辑系列,只有积极主动销,负端子三态
输出驱动器引脚功能选项。
引脚:通过OM [ 0 2 ]表21.逻辑系列分配
引脚OM [ 2:0]
000
001
010
011
100
101
110
111
OUT1
LVPECL
LVPECL
LVDS
LVPECL
LVDS
LVDS
CMOS
CMOS
逻辑系列
OUT2
LVPECL
LVDS
LVPECL
CMOS
LVDS
CMOS
LVDS
CMOS
注意,销解码器,用于对OM [ 2 :0]引脚产生两个
集模式控制位:一组用于OUT1的驱动器和
另一组用于OUT2的驱动程序。之间的关系
逻辑电平施加到OM [2: 0]引脚,所得模
控制比特出现在表20中。
表20. OM [ 2 : 0 ]引脚解码器
引脚OM [ 2:0]
000
001
010
011
100
101
110
111
OUT1
101
101
100
101
100
100
001
001
模式控制位
OUT2
101
100
101
001
100
001
100
001
第0版|第23页44