
AD5412/AD5422
工作原理
在AD5412 / AD5422的精密数字 - 电流回路和
电压输出变换器设计,以满足要求的
工业过程控制应用。它们提供了一个高
精度,完全集成,低成本的单芯片解决方案
产生电流环路和单极/双极性电压输出。
电流范围为0 mA至20 mA ,0 mA至24 mA和4毫安
至20 mA ;可用电压范围为0 V至5 V , ± 5 V , 0 V
至10 V和± 10 V ;有10 %的超范围适用于所有电压
输出范围。的电流和电压输出上提供
独立的引脚,只有一个是活动在任何时候。所需
输出配置为通过控制寄存器用户选择。
AD5412/AD5422
12-/16-BIT
DAC
范围
缩放
+V
SENSE
V
OUT
–V
SENSE
REFIN
R1
R
负载
图65.电压输出
电压输出放大器
电压输出放大器能够生成两个
单极性和双极性输出电压。它能够驱动
1 kΩ的平行1 F的负荷(与外部compen-
偿电容)到GND 。的源和汇的能力
输出放大器可以在图35的压摆率可以看出
在1V / μs的25微秒的最大满量程建立时间(10V
工序)。图65示出了电压输出驱动一个负载,R
负载
,
上的共模电压的顶部(Ⅴ
CM
-1 V)至3 V.在
输出模块应用中的电缆可能可能
成为从+ V断开
SENSE
,从而导致放大器
循环被打破,并可能导致大破坏
在V电压
OUT
,包括之间的任选电阻(R1)
+V
SENSE
和V
OUT
如图所示的中间值的,如图65 ,
2 kΩ和5千欧,以确保放大器循环保持关闭。如果
不要求负荷的遥感,连接+ V
SENSE
直接到V
OUT
并连接-V
SENSE
直接到GND 。当
上的电压输出变化的范围时,可能会出现毛刺。为
因此,建议将输出由被禁用
控制寄存器的OUTEN位设置为逻辑低电平前
改变输出电压范围;这样可以防止毛刺从
发生的。
架构
在AD5412的DAC内核架构/ AD5422组成
两个匹配的DAC部分。简化电路图
图63. 4个MSB 12位/ 16位数据字的显示
经解码用于驱动15个开关, E1至E15 。每个开关
连接15个匹配电阻至地或一
基准缓冲输出。其余的8/12位数据 - 中
字驱动S0到8位/ 12位电压S7 / S11交换机
模式R- 2R梯形网络。
V
OUT
2R
2R
S0
2R
S1
2R
S7/S11
2R
E1
2R
E2
2R
E15
8-12位R -2R梯形
四个MSB解码成
15等份
图63. DAC梯形结构
从DAC芯的输出电压或者是转化成
的电流(参见图64 ),然后将镜像到供应
轨,以使应用程序只看到一个电流源输出
相对于地面或它进行缓冲,并调整为输出一
软件可选单极性或双极性电压范围(见
图65 ) 。的电流和电压通过独立输出
销,并且不能同时输出。
AV
DD
06996-057
驱动大容性负载
电压输出放大器能够驱动容性
高达1 F与另外一个无极性4 nF的负荷
C在补偿电容器
COMP
和V
OUT
销。
未经补偿电容器,最多20 nF的电容
负载可被驱动。
R2
T2
A2
12-/16-BIT
DAC
T1
A1
R3
I
OUT
图64.电压 - 电流转换电路
06996-058
R
SET
版本A |第26页40
06996-059
-1V至+ 3V V
CM