
SX系列FPGA
A54SX16时序特性
表1-18
A54SX16时序特性
(最坏情况下的商业条件,V
CCR
= 4.75 V, V
CCA
,V
CCI
= 3.0 V,T
J
= 70°C)
' -3 '速度
参数
描述
分钟。
马克斯。
C-细胞传播延迟
1
t
PD
t
DC
t
FC
t
RD1
t
RD2
t
RD3
t
RD4
t
RD8
t
RD12
t
RCO
t
CLR
t
预设
t
SUD
t
HD
t
WASYN
t
INYH
t
INYL
t
IRD1
t
IRD2
t
IRD3
t
IRD4
t
IRD8
t
IRD12
注意事项:
1.对于双宏模块,使用吨
PD
+ t
RD1
+ t
PDN
, t
RCO
+ t
RD1
+ t
PDN ,
或T
PD1
+ t
RD1
+ t
SUD
,适当的指令。
2.路由延迟对于典型设计跨最坏情况下的运行工况。这些参数应该被用于估计
器件的性能。布线后的时序分析或模拟需要确定实际的最坏情况下的性能。布线后
定时是根据在装运之前在设备上执行实际的路由延迟的测量。
基于35 pF的负载3.延迟,除非吨
ENZL
和T
ENZH
。对于T
ENZL
和T
ENZH ,
的负载量为5 pF的。
内置阵列模块
0.6
0.7
0.8
0.9
ns
预测布线延迟
2
FO = 1路由延迟,直连
FO = 1路由延迟,快速连接
FO = 1路由延迟
FO = 2路由延迟
FO = 3路由延迟
FO = 4路由延迟
FO = 8路由延迟
FO = 12路由延迟
0.1
0.3
0.3
0.6
0.8
1.0
1.9
2.8
0.1
0.4
0.4
0.7
0.9
1.2
2.2
3.2
0.1
0.4
0.4
0.8
1.0
1.4
2.5
3.7
0.1
0.5
0.5
0.9
1.2
1.6
2.9
4.3
ns
ns
ns
ns
ns
ns
ns
ns
'-2 '速度
分钟。
马克斯。
“-1”速度
分钟。
马克斯。
“标准”速度
分钟。
马克斯。
单位
R-小区定时
连续时钟到Q
异步清除到Q的
异步预置到Q
触发器的数据输入建立
触发器的数据输入保持
异步脉冲宽度
0.5
0.0
1.4
0.8
0.5
0.7
0.5
0.0
1.6
1.1
0.6
0.8
0.7
0.0
1.8
1.2
0.7
0.9
0.8
0.0
2.1
1.4
0.8
1.0
ns
ns
ns
ns
ns
ns
输入模块传输延迟
输入数据垫到-Y高
输入数据垫到-Y LOW
1.5
1.5
1.7
1.7
1.9
1.9
2.2
2.2
ns
ns
预测输入路由延迟
2
FO = 1路由延迟
FO = 2路由延迟
FO = 3路由延迟
FO = 4路由延迟
FO = 8路由延迟
FO = 12路由延迟
0.3
0.6
0.8
1.0
1.9
2.8
0.4
0.7
0.9
1.2
2.2
3.2
0.4
0.8
1.0
1.4
2.5
3.7
0.5
0.9
1.2
1.6
2.9
4.3
ns
ns
ns
ns
ns
ns
1 -2 6
v3.2