添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符7型号页 > 首字符7的型号第357页 > 74LVQ273QSCX > 74LVQ273QSCX PDF资料 > 74LVQ273QSCX PDF资料1第1页
74LVQ273低电压八路D类触发器
1992年2月
修订后的2001年6月
74LVQ273
低电压八路D型触发器
概述
该LVQ273有八个边沿触发的D型触发器与
个体D输入和Q输出。常见的缓冲
时钟(CP)和主复位(MR)输入负载和复位
(清)所有触发器同时进行。
该寄存器被完全边沿触发。每个D的状态
输入,前一个设置时间低到高的时钟跃迁
化,被转移到相应的触发器的Q输出端。
时钟的所有输出将被强制独立或低
数据输入通过对MR输入低电平电压电平。该
装置是用于应用有用,只有真正的输出
是必需的,时钟和主复位是共同的
所有存储元件。
特点
s
非常适合低功耗/低噪音3.3V的应用
s
实现专利的EMI抑制电路
s
采用SOIC JEDEC , EIAJ SOIC和QSOP
套餐
s
保证同步开关噪声水平和
动态阈值的表现
s
改进的闭锁抗扰度
s
保证入射波切换到75
s
4 KV最小静电放电抗扰度
订购代码:
订单号
74LVQ273SC
74LVQ273SJ
74LVQ273QSC
包装数
M20B
M20D
MQA20
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚四分之一大小外形封装( QSOP ) , JEDEC MO- 137 , 0.150"宽
在磁带和卷轴可用的设备也。通过附加后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
引脚说明
引脚名称
D
0
–D
7
MR
CP
Q
0
–Q
7
描述
数据输入
主复位
时钟脉冲输入
数据输出
2001仙童半导体公司
DS011358
www.fairchildsemi.com
首页
上一页
1
共6页

深圳市碧威特网络技术有限公司