添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第338页 > ATMEGA128 > ATMEGA128 PDF资料 > ATMEGA128 PDF资料4第37页
ATmega128
异步定时器
时钟 - CLK
ASY
ADC时钟 - CLK
ADC
异步定时器时钟允许异步定时器/计数器直接主频
从外部的32 kHz时钟晶体。专用时钟域可以使用此
定时器/计数器作为一个实时计数器,即使当设备处于睡眠模式。
所述ADC具有一个专用的时钟域。这使得停止CPU和I / O时钟
为了降低数字电路产生的噪声。这给了更精确的ADC转换
结果。
XTAL分频控制
注册会员 - XDIV
该XTAL分频控制寄存器用于通过一个数字来划分的时钟源频率
取值范围为2 - 129.此功能可用于当要求一降低功率消耗
换货的处理能力低。
7
XDIVEN
读/写
初始值
读/写
0
6
XDIV6
读/写
0
5
XDIV5
读/写
0
4
XDIV4
读/写
0
3
XDIV3
读/写
0
2
XDIV2
读/写
0
1
XDIV1
读/写
0
0
XDIV0
读/写
0
XDIV
第7位 - XDIVEN : XTAL鸿沟启用
当XDIVEN位被写入1时,CPU的时钟频率和所有外围设备(CLK
I / O
,
CLK
ADC
, CLK
中央处理器
, CLK
FL灰
XDIV0 - )是由XDIV6的设置定义的因素划分。该位
可以是写入运行时间来改变时钟频率为适合于该应用程序。
位6..0 - XDIV6..XDIV0 : XTAL分频选择位6 - 0
这些位定义适用于当XDIVEN位被置位( 1 )分频因子。如果值
这些位表示
d,
以下公式定义所产生的CPU和外设的时钟
频率
f
CLK
:
时钟源
-
f
CLK
= ---------------------------------
129
d
当XDIVEN为零这些位的值只能改变。当XDIVEN被写入
1 ,同时写入XDIV6..XDIV0的值被取为分频因子。当
XDIVEN写入到零,同时写入XDIV6..XDIV0值被拒绝。如
分频器,主时钟输入到MCU ,所有外围设备的速度被降低
当使用分频因子。
当系统时钟,定时器/计数器,可用于只有异步时钟。该频
异步时钟的昆西必须比的按比例缩小的源的频率的1/ 4下
时钟。否则,中断可能会丢失,并访问定时器/计数器寄存器可能会失败。
时钟源
该装置具有以下的时钟源的选择,由Flash熔丝位选择的示
下文。从所选择的源的时钟被输入到AVR时钟发生器,并连接至
相应的模块。
表6 。
器件时钟选项选择
设备的时钟选项
外部晶体/陶瓷谐振器
外部低频晶体
CKSEL3..0
(1)
1111 - 1010
1001
37
2467R–AVR–06/08

深圳市碧威特网络技术有限公司