
CY7C68001
图5-1 。端点配置(高速模式)
P 0 IN & O u那样牛逼
64
64
64
64
64
64
摹RO ü P A
512
512
1024
512
512
摹RO ü P·C
512
1024
1024
EP2
EP2
512
512
EP2
1024
EP2
512
512
EP4
512
512
EP2
512
1024
1024
摹RO ü P B
512
512
1024
512
512
512
EP2
EP6
512
1024
1024
EP6
EP6
512
512
EP6
512
1024
512
EP8
512
512
EP8
512
EP8
512
1024
端点0是相同的每个配置,它作为
控制端点。为端点2,4 ,6和8中,参考
图8-1 。
第11页的端点2,4, 6和8可以是
通过配置的选择之一:
■
■
5.7.1建筑
该
SX2
从FIFO结构有八个512字节的块
端点RAM直接作为FIFO存储器,并
通过FIFO控制信号控制( IFCLK , CS # , SLRD , SLWR ,
SLOE , PKTEND和FIFOADR [2:0 ])。
该
SX2
命令接口用于设置
SX2,
读
状态,负载描述和访问端点0的命令
接口都有其自己的READY信号为选通写,和一个
INT #信号来指示
SX2
有要读取的数据,或者
发生中断事件。命令接口的用途
相同的控制信号( IFCLK , CS # , SLRD , SLWR , SLOE和
FIFOADR [2:0 ])作为FIFO接口,除了PKTEND 。
5.7.2控制信号
FIFOADDR线
该
SX2
具有用于选择任一所述三个地址引脚
的FIFO或命令接口。该地址对应于
下表。
表5-3 。 FIFO地址线设置
地址/选择
FIFO2
FIFO4
FIFO6
FIFO8
命令
版权所有
版权所有
版权所有
FIFOADR2 FIFOADR1 FIFOADR0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
从A组和一个配置中的一个从B组
从C组的一个配置
EP2 : 1024字节双缓冲, EP6 : 512字节
四缓冲。
EP2 : 512字节的双缓冲, EP4 : 512字节
双缓冲, EP6 : 512字节的双缓冲, EP8 :512
字节双缓冲。
EP2 : 1024字节四缓冲。
有些例子端点配置如下。
■
■
■
5.6.2默认端点内存配置
在上电复位,端点记忆被配置为
如下所示:
■
■
■
■
EP2 :批量OUT , 512字节/包,2个缓冲。
EP4 :批量OUT , 512字节/包,2个缓冲。
EP6 :散装, 512字节/包,2个缓冲。
EP8 :散装, 512字节/包,2个缓冲。
5.7外部接口
该
SX2
提供了两个接口,外部主机。
1.通过EP2, 4 ,6和8的数据流甲FIFO接口。
2,一种命令接口,该接口用于设置的
SX2,
读
状态,负载描述和访问端点0 。
文件编号: 38-08013牧师*
第45 5
[+ ]反馈