位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > M7AFS600-1FG256ES > M7AFS600-1FG256ES PDF资料 > M7AFS600-1FG256ES PDF资料1第48页

设备架构
无毛刺MUX ( NGMUX )
从PLL / CCC块下游的位置,该NGMUX提供了一个特殊的开关
这可防止产生任何不必要的两个异步时钟域之间的顺序
狭窄的时钟脉冲。该NGMUX用于三个不同的切换一个全局的源
时钟源。允许的输入或者是两个PLL / CCC输出或PLL / CCC输出和常规
净,如图
图2-24 。
该GLMUXCFG [ 1 : 0 ]配置位决定的源
CLK输入(即内部信号或GLC ) 。这些由的SmartGen设计时设置,也可以是
通过动态重新配置PLL改变。该GLMUXSEL [ 1 : 0]位控制的时钟源
穿过NGMUX到全球网络(GL) 。看
表2-14 。
晶体振荡器
RC振荡器
W I / O型圈
CCC / PLL
GLINT
GLMUXCFG [1 :0]的
PLL /
CCC
时钟的I / O
从FPGA内核
GLA
GLC
时钟驱动肋骨
NGMUX
GL
PWR UP
GLMUXSEL [1 :0]的
图2-24
NGMUX
表2-14
NGMUX配置和选型表
GLMUXCFG [1 :0]的
00
GLMUXSEL [1 :0]的
X
X
01
X
X
0
1
0
1
选定的输入
信号
GLA
GLC
GLA
GLINT
2对1 GLMUX
MUX类型
2对1 GLMUX
2 -3 2
PR厉鹗M I N A RY V1 。 7