
R
斯巴达和Spartan- XL FPGA系列数据手册
的Spartan- XL系列DC特性在工作条件
符号
V
OH
V
OL
描述
高电平输出电压@ I
OH
= -4.0毫安,V
CC
分( LVTTL )
高电平输出电压@ I
OH
= –500
μA,
( LVCMOS )
低电平输出电压@ I
OL
= 12.0毫安,V
CC
分( LVTTL )
(1)
低电平输出电压@ I
OL
= 24.0毫安,V
CC
分( LVTTL )
(2)
低电平输出电压@ I
OL
= 1500
μA,
( LVCMOS )
V
DR
I
CCO
I
文建会
I
L
C
IN
I
RPU
I
RPD
数据保持电源电压(低于此配置数据
可能会丢失)
FPGA的静态电源电流
(3,4)
掉电FPGA电源电流
(3,5)
输入或输出漏电流
输入电容(样品测试)
键盘的上拉(选择时) @ V
IN
= 0V (样品测试)
垫下拉(选择时) @ V
IN
= 3.3V (样品测试)
广告
产业
广告
产业
民
2.4
90% V
CC
-
-
-
2.5
-
-
-
-
–10
-
0.02
0.02
典型值。
-
-
-
-
-
-
0.1
0.1
0.1
0.1
-
-
-
-
最大
-
-
0.4
0.4
10% V
CC
-
2.5
5
2.5
5
10
10
0.25
-
单位
V
V
V
V
V
V
mA
mA
mA
mA
μA
pF
mA
mA
注意事项:
1.多达64引脚同时下沉12毫安(默认方式) 。
2.多达64个引脚同时下沉24毫安(与选定的24毫安选项)。
3.具有5V容限没有选择,没有内部振荡器,并配置了领带选项FPGA 。
4.无输出电流负载,没有主动输入电阻,并在V所有封装引脚
CC
或GND 。
5. PWRDWN活跃。
供电电流要求在上电
的Spartan- XL FPGA需要一个最低的电源电流
I
CCPO
被提供至V
CC
对于一个成功的电源线
上。如果有更多的电流可用, FPGA可消耗
比我更
CCPO
分,虽然这不能有不利影响
可靠性。
符号
I
CCPO
T
CCPO
V
CC
斜坡时间
(2,3)
描述
总V
CC
在上电所需的供电电流
最大限制我
CCPO
未指定。要小心,当
使用折返/撬棍用品和保险丝。因此能够
控制I的大小
CCPO
通过限制供应电流
提供给FPGA 。下面的行程A级限流会
避免无意中激活过电流保护税务局局长
cuits 。
民
100
-
最大
-
50
单位
mA
ms
注意事项:
1.我
CCPO
要求适用于很短的时间(通常只有几毫秒)时, V
CC
坡道从0到3.3V 。
2.斜坡时间测量从GND到V
CC
最大的满载板。
3. V
CC
上电过程中的负方向一定不能沾。
DS060 ( V1.8 ) 2008年6月26日
产品speci fi cation
www.xilinx.com
53