位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第561页 > TLV320ADC3101 > TLV320ADC3101 PDF资料 > TLV320ADC3101 PDF资料1第16页

TLV320ADC3101
SLAS553 - 2008年11月
...........................................................................................................................................................................................
www.ti.com
数字音频数据串行接口
音频数据通过数字音频数据的串行主机处理器和TLV320ADC3101之间传送
接口,或音频总线。此设备上的音频总线是柔性的,包括左或右对齐数据的选项,
为I2S或PCM协议,可编程的数据长度选项的支持, TDM模式的多通道操作,
灵活的主/从可配置为每个总线时钟线,以及与多个设备进行通信的能力
在直接的系统。
在TLV320ADC3101音频串行接口有一个广泛的IO控制,以允许与通信
两个独立的处理器,用于音频数据。每个处理器可以与该设备一次一个地进行通信。这
功能是由不同的引脚选择寄存器编程功能。
该TLV320ADC3101的音频总线可以用于左或右对齐,I2S ,DSP或TDM的方式来配置
操作,其中用标准电话的PCM接口通信的支持范围内的TDM模式。
这些模式都是MSB优先,数据宽度可编程为16 , 20 , 24或32位通过配置
页-0 /注册-27 / D( 5 :4)。此外,该字时钟和位时钟可以独立地在任一配置
主或从模式,灵活的连接到各种处理器。字时钟是用来定义
一帧的开始,并且可以被编程,可以是脉冲或方波信号。的频率
该时钟对应于所选择的ADC采样频率的最大值。
比特时钟被用于时钟输入和输出通过串行总线的数字音频数据。当在主模式下,这
信号可以被编程,通过控制比特时钟除法器中,以产生可变的时钟脉冲
页面- 0 /注册- 30 (查看系统时钟网络图)。的比特时钟脉冲在一帧的数量,可能需要
进行调整,以适应不同的字长以及多个时,支持的情况下
TLV320ADC3101的可以共享相同的音频总线。
该TLV320ADC3101还包括一个功能,以抵消传输数据的起始位置相对于
字时钟。有两种配置,得到用户使用单一的两个通道或抵消
使用单独的补偿。当页面-0 ,寄存器38 , D 0被设定为零,两信道的控制,在计算偏移量
没有。位时钟,在页面0编程,注册-28 。当页面- 0 ,注册-38 , D0 (时隙为主
信道分配)被设置为1 ,所述第一信道进行控制,在没有条件。的比特时钟,由
在页0编程,注册- 28和第二信道进行控制,在没有条件。的比特时钟,由
在第0编程,注册-37 。寄存器37方案1之间的延迟
st
字和2
nd
字。
两个信道的相对顺序可以根据所述可编程寄存器位被交换(页-0,
寄存器38 ,D 4 ),使该信道的交换。
该TLV320ADC3101还支持反相比特时钟的极性的一个特征,用于把所述音频
数据相比,使用的默认时钟的极性。此功能可以用于独立的音频模式
接口选择。这可以通过写页0 ,注册- 29 , D3进行配置。
该TLV320ADC3101还包括可编程(页- 0 /注册- 27 / D0)为三态的DOUT在年底
的数据传送(即,在对应于LSB的一个信道比特周期的结束) 。通过组合这
用什么在一个帧的位时钟进行编程的音频数据将开始的能力,时分能力
多路复用(TDM)可以完成,从而能够使用一个单一的音频串行数据总线连接多个ADC 。
为了进一步增强的三态功能的TLV320ADC3101可以由半个位周期被置于高阻抗
早期通过设定页-0 ,寄存器-38, D1到1 。当音频串行数据总线被断电而
配置在主模式下,与该接口相关的引脚将被放入一个三态输出状态。
1/fs
WCLK
BCLK
DOUT
DOUT_Tristate
N -1
N -2
N -3
1
0
X
N -1
N -2
N -3
2
1
0
X
图14.启用两个通道, 3月初,说明已启用
无论是两个通道的一个或两个可以通过使用被禁止在LJF ,I2S和DSP模式页-0 ,寄存器38 ,
D3 -D2 。图33示出了设置页-0 ,寄存器38 ,D 2,第一通道被禁用,并且设置页-0的影响,
注册- 27 , D0为1使3 -说明DOUT 。如果3 -说明被禁用,则DOUT信号驱动
逻辑电平0。
16
提交文档反馈
产品文件夹链接( S) : TLV320ADC3101
2008 ,德州仪器