
PD703103A , 703105A , 703106A , 703106A (A ) , 703107A , 703107A ( A)
1.从变化
PD703106 , 703107数据表( U14792E )
页面
始终
p.4
p.18
p.20
p.24
pp.28, 30, 31, 34, 36
p.29
p.31
pp.37 41
p.68
描述
另外的161引脚塑料FBGA ( 13
×
13 )包
另外的161引脚塑料FBGA ( 13
×
13 )引脚配置图
除了存储温度(T
英镑
)规范FBGA封装
TDK的缺失推荐振荡器常量
另外的PLL模式规范(比X10等),以X1输入周期( <1>吨
CYX
)
除了描述上的UBE ,在时序图LBE信号
轻松的数据输入建立时间(地址) ( <39>吨
SAID
)和数据输入建立时间( RD ) ( <40>
t
SRDID
)规格
另外的数据输出建立时间(以UWR , LWR , IOWR
↑)
( <56>吨
SODWR
)规格
加
( 5 ) SRAM ,外部ROM和外部I / O访问时序( VIS- à- VIS BUSCLK信号)
( BCP时,寄存器的BCP位= 1 )
此外罪设置时间(以SCKn
↓)
( <167>吨
SSISK
) , SIN保持时间(从SCKn
↓)
( <168>吨
HSKSI
),
儿子,输出延迟时间(从SCKn
↑)
( <169>吨
DSKSO
) ,和儿子输出保持时间(从SCKn
↓)
( <170>吨
HSKSO
)规格
加
(四)时间的时候CKPn , CSICn的DAPn位寄存器= 01 , (五)时间的时候CKPn ,
CSICn的DAPn位寄存器= 10 ,
和
(六)时间的时候CKPn , CSICn的DAPn位寄存器= 11
更换规格单元的总误差,零刻度误差和满量程误差
另外的积分线性误差和微分线性误差规格
p.73
p.74
p.75
另外的161引脚塑料FBGA ( 13
×
13 )封装图纸
加
6.推荐焊接条件
加
附录注目标系统设计
pp.69, 70
p.71
2.差异产品之间
产品
TYPE
只读存储器
SIZE
无
128 KB
10 KB
256 KB
128 KB
256 KB
FL灰内存
256 KB
提供(V
PP
)
144引脚LQFP
161针FBGA
标准
144引脚LQFP
161针FBGA
144引脚LQFP
特别
内存
SIZE
4 KB
FL灰内存
编程引脚
无
包
质量
GRADE
标准
PD703103A
PD703105A
PD703106A
PD703107A
PD703106A(A)
PD703107A(A)
PD70F3107A
PD70F3107A(A)
掩膜ROM
144引脚LQFP
144引脚LQFP
特别
注意事项1.有闪存之间的噪声抑制能力的差异和噪声辐射
版本和掩膜ROM版本。
当预产设置闪光灯的应用
内存版本,然后大规模生产与掩膜ROM版本的话,一定要进行
对于掩膜ROM的商业样品(不是工程样品)充分的评价
版本。
2.当从闪速存储器版本转换到所述掩模ROM版本,写入相同
码的内部ROM中的自由区。
数据书U15578EJ1V0DS
9